超低噪声时钟抖动消除器 时钟芯片 推荐
• 超低 RMS 抖动 76fs RMS Jitter (10kHz 到 20MHz) 底噪: -162dBc/Hz@245.76 MHz。支持 LVPECL ,LVDS,HSDS,LCPECL 等输出接口。支持 LVPECL ,LVDS, 2 路 LVCMOS 等输出接口。• 输出支持 1 到 32 整数分频, 占空比 50%• 模式:双 PLL,单 PLL,时钟分布。• 网络,SONET/SDH, DSLAM。• PLL1 3 个备用的输入时钟。• 工作温度: -40℃到 85℃。
原创
2024-06-18 16:09:18 ·
259 阅读 ·
0 评论