FPGA
文章平均质量分 63
Runner.DUT
公众号:亮子Power,交流群获取资料
展开
-
数电课程设计——课设三:波形发生器
首先我们生成正弦波是提前把正弦波的数据保存在ROM文件(.mif)文件中,然后通过调用ROM的IP核,最后通过读取ROM的数据输出正弦波数据。注意事项:在正弦波形的仿真过程中遇到过读取ROM的数一直为零的情况,后来查询发现是因为.mif文件与工程不在同一目录。如果需要相关的仿真图、程序代码等资料可以直接私信我,我会及时回复。2、拓展要求:三角波信号发生器,熟悉仿真、状态机的使用。1、仿真实验:正弦信号发生器,学习IP核的使用;(2)编写三角波发生器仿真实验代码。跳过创建工程的过程。创建单端ROM的IP核。原创 2023-09-11 08:45:00 · 542 阅读 · 0 评论 -
数电课程设计——课设二:交通信号灯
(2)设计一个交通灯控制电路,模拟十字路口交通灯工作情况,红灯亮 35s,黄灯亮 5s,绿 灯亮 30s;(4)掌握 Verilog HDL 的状态机编程,红、黄、绿灯点亮转换用如下的状态转换图实现。(1)十字路口有 x、y 方向两组交通信号灯,每组有红、黄、绿灯各一个;如果需要相关的仿真图、程序代码等资料可以直接私信我,我会及时回复。(3)设系统时钟频率为 50MHz,要求用数码管显示计时结果;本文大部分内容都属于原创,如需转载,请附上本文网站,原创 2023-09-10 15:48:21 · 2066 阅读 · 0 评论 -
FIR滤波器简述及FPGA仿真验证
数字滤波器的设计,本项目做的数字滤波器准确来说是FIR滤波器。FIR滤波器(有限冲激响应滤波器),与另一种基本类型的数字滤波器——IIR滤波器(无限冲击响应滤波器)相对应,其实就是将所输入的信号都看成是离散的,用离散的冲击信号代替实际的信号。对于FIR滤波器而言,就是将有限个最近输入的冲击信号进行加权平均运算得到新的输出信号,用以滤除其他不需要的信号。而IIR滤波器不仅需要对输入信号进行加权平均,对输出信号也要进行加权平均,从而得到新的输出信号,滤除其他不需要的信号。原创 2023-09-10 11:40:13 · 1831 阅读 · 0 评论 -
数电课程设计
为了帮助大家更好学习FPGA硬件语言,创立此资源包含文件有:实验报告、仿真文件,资料很全,有问题可以私信。原创 2023-09-10 11:22:34 · 1056 阅读 · 0 评论