![](https://img-blog.csdnimg.cn/20201014180756928.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
DDR-内存
文章平均质量分 76
wujiangguizhen
这个作者很懒,什么都没留下…
展开
-
在marvel166平台上面调试DDR
1.增加NTIM_A0_AVENGERS_256MB_400MHZ_mode3_pm_spi.txtNTIM_A0_AVENGERS_512MB_400MHZ_mode3_pm_spi.txt2.修改DDR Custom: ; the following values are simply written. ; no pacing or read/modify/writ原创 2013-10-14 14:08:21 · 1216 阅读 · 0 评论 -
6410平台上配置DDR的参数
前段时间为了解决一个从128M升级到256M的DDR问题,搞的是焦头烂额。最后在别人讨论的情况下终于试出来了正确结果,下来还得自己总结下。DDR的PIN脚用法如下: S3C6410支持两个DRAM片选,可以分别接最大256MB的内存,该处理器用的DRAM控制器是来自ARM的转载 2013-10-14 13:55:28 · 1796 阅读 · 0 评论 -
DDR内存参数笔记
因系统较卡,尝试改变DDR2的时序参数,所以查了下DDR2的内存参数,在网上查了些资料,在此做下笔记。http://blog.csdn.net/force_eagle/article/details/2294229 tCL:CAS Latency Control 一般我们在查阅内存的时序参数时,如“3-4-4-8”这一类的数字序列,上述数字序列分别对应的参数是转载 2013-10-14 13:52:55 · 8096 阅读 · 0 评论 -
SDRM/DDR 寻址
DDR内部组成DDR内部是由多个存储阵列组成的,我们称这些存储阵列为bank,早期的SDRAM内部分割成两个bank,后来是4个,这是SDRAM规范中规定的最大bank数,在DDR2标准中,BANK的数目提高到8个。每一个存储阵列就像表格一样,表格的每一个单元格是最小存储单元,大小可以为4, 8, 16,也就是位宽,位宽决定了数据线位数。如果想使用32bit的数据总线宽度,那么转载 2013-10-14 14:10:19 · 1712 阅读 · 0 评论 -
DDR内存时序指南
DDR 内存 既然叫做双倍速率SDRAM(Dual date rate SDRSM),就是说是SDRAM的升级换代产品。从技术上分析,DDR SDRAM最重要的改变是在界面数据传输上,其在时钟信号上升缘与下降缘时各传输一次数据,这使得DDR的数据传输速率为传统SDRAM的两倍。那么大家就应该知道了,我们所说的DDR400,DDR333,DDR266,他们的工作频率其实仅为那些数值的一半,也就是说D转载 2013-10-14 13:46:41 · 3474 阅读 · 0 评论 -
Freescale mx27 DDR 初始化代码分析
在DDR SDRAM能够被存取数据之前,需要先对其初始化。该初始化流程是预先定义好的,不正确的操作将导致无法预料的结果。初始化的过程中将设置DDRSDRAM的普通模式寄存器和扩展模式寄存器,用来制定DDR SDRAM的工作方式。这些设置包括突发长度、突发类型、CAS潜伏期和工作模式以及扩展模式寄存器中的对DDR SDRAM内部DLL的使能与输出驱动能力的设置。模式寄存器可以被再编程,这时需要DDR转载 2013-10-14 13:51:07 · 1390 阅读 · 0 评论