6410平台上配置DDR的参数

本文详细介绍了如何解决从128M升级到256M DDR内存问题,包括在UBOOT、内核配置文件中的修改以及DDR初始化时序参数的确认。通过调整UBOOT配置、修改内核配置以及正确设置DDR控制器参数,最终解决了页面分配错误导致的系统死机问题。
摘要由CSDN通过智能技术生成

前段时间为了解决一个从128M升级到256M的DDR问题,搞的是焦头烂额。最后在别人讨论的情况下终于试出来了正确结果,下来还得自己总结下。DDR的PIN脚用法如下:

                                                  

      S3C6410支持两个DRAM片选,可以分别接最大256MB的内存,该处理器用的DRAM控制器是来自ARM的PrimeCell Dynamic Memory Controller(PL340)。自己的硬件平台才采用的是6410的DMC1即32位的DRAM控制器,两个16位128M的DDR的地址线是共在一起连在6410的16根地址线上,数据线是并在一起成32位连在6410上,其它控制脚对应接上。软件之前写入128M运行OK,改成256M出现页面分配错误导致fatal error而死机。最后发觉是少改了一个地方。综合起来有以下三个地方要确认:

1,UBOOT中的smdk6410.h

#define MEMORY_BASE_ADDRESS  0x50000000

....

#define CONFIG_NR_DRAM_BANKS 1    /* we have 2 bank of DRAM *///rico 1016
#define PHYS_SDRAM_1  MEMORY_BASE_ADDRESS /* SDRAM Bank #1 */
#define PHYS_SDRAM_1_SIZE 0x10000000 /* 256MB *///rico  for DDR size

       首先只用了DMC1一个BANK,其次SDRAM的大小要改成256M。

2,UBOOT中的smdk6410.h

#define DMC1_MEM_CFG  ((1<<30)+(0<<21)+(0<<18)+(2<<15)+(0<<14)+(0<<13)+(0<<7)+(0<<6)+(3<<3)+(2<<0))
#define DMC1_MEM_CFG2  ((1<<11)+(3<<8)+(1<<6)+(0<<4)+(0<<2)+(1<<0))
#define DMC1_CHIP0_CFG  ((1<<16)+(0x50<<8)+(0xF0<<0))
#define DMC_DDR_32_CFG  0x0  

       DDR的时序参数照规格书确认即可。此处说明的是DDR初始化时要写入DDR控制器的几个寄存器参数,包括位宽,片选要求等等。我之前导致死机的错误在于片选有错误,所以改成256M后导致页面地址寻址错误。

3,Kernel中的.config

     可以用vi .config进入。保证CONFIG_SMDK6410_RAMSIZE_256M打开,替换掉CONFIG_SMDK6410_RAMSIZE_128M即可。体现在arch/arm/mach-s3c6400/include/mach/Memory.h:

#ifdef CONFIG_SMDK6410_RAMSIZE_256M
#define PHYS_SIZE       (256 * 1024 * 1024)
#else
#define PHYS_SIZE       (128 * 1024 * 1024)

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值