Makefile
Makefile或makefile定义了一系列的规则来操控文件。
makefile文件描述了整个工程的编译、链接的处理过程,总结为一个自动化的处理方式,一个make就能完成所有的事情。
Makefile文件名在当前路径下依次查找顺序为“GNUmakefile”,“makefile”,“Makefile”。
其中“GN
U
makefile”是GNU的make识别的,最好不要使用;有一些make只识别全小写的makefile;也可以使用自定义的文件名如“make.linux”,此时要加-f指令。
//一个Makefile示例
APP=link //定义一个变量
#GCC=arm-linux-gcc //#为注释
GCC=gcc //定义一个变量
SRCS+=linker.c add.c //+=表示若前面未被定义,则用前面的,否则用后面的
LIBNAME=ly //定义一个变量
all: shared_lib static_lib //all:总目标,进入makefile后会找到第一个目标,默认一定执行;后面是依赖,先执行依赖再执行目标
${GCC} main.c -o ${APP} -L. -l${LIBNAME} //动作开头一定是[tab]不能是[space];${} :变量
shared_lib: //指定目标,使用make shared_lib执行该目标
@${GCC} -shared -fpic ${SRCS} -o lib${LIBNAME}.so //@不打印命令执行信息
static_lib:
@${GCC} -c ${SRCS}
@ar -rcs lib${LIBNAME}.a *.o //多个命令依次执行
install:
cp ${APP} /tftp
clean:
rm -f *.o
distclean: clean
rm -f ${APP}
rm -f *.a
rm -f *.so
//Makefile使用举例
[yan@localhost src]$ make //在当前目录下找Makefile或者makefile,找到后直接执行第一个目标
[yan@localhost src]$ make clear //执行makefile中clear目标
[yan@localhost src]$ make -C filepath //到指定filepath路径下执行makefile中第一个目标
[yan@localhost src]$ make -C filepath clear //到指定filepath路径下执行makefile中clear目标
[yan@localhost src]$ make -f makefile_name //启用指定的makefile文件(实际上makefile的文件名是可以自定义的)
[yan@localhost src]$ make APP=nolink //给makefile中的变量赋值