ZYNQ UltraScale 硬件平台
vivado 2018.1开发平台
实现裸机双核系统,vivado工程正常建立即可
SDK工程中,分别选择不同Processor建立Application Project
建立cpu0与cpu1应用工程后,再建立FSBL工程,完成后工程目录如图
由于ZYNQ需要把程序读取到DDR中运行,在默认工程中设置的栈空间地址是相同的,为了防止程序运行地址冲突,所以需要改变运行内存地址。
右键application 工程文件选择Generate linker script可以指定程序运行内存位置
本工程选择DDR存储空间,打开工程文件src目录,打开lscript.ld
更改存储器地址空间,注意两个处理器地址不要有冲突。
至此工程建立完成,可以进行Debug和程序固化
Debug时注意要选择并添加两个处理器及其elf文件
固化程序与单核处理器方式相同,与ZYNQ7不同,不需要修改FSBL文件,直接创建.bin文件,燒写Flash即可。
注意在添加elf文件时选择对应的处理器。
测试工程采用串口打印hello world例程,处理器选择cortex A53_0和cortex A53_1,处理器0没隔20s打印一次,处理器1每隔1秒打印一次。
测试现象:通过串口调试助手查看两个独立串口输出字符,串口0每隔20s左右打印一次,串口1每隔1s左右打印一次,相互没有干扰。
工程:https://download.csdn.net/download/yobuwen/10840544