1.总览
工程师一般认为开关电源会降低 ADC的性能
因此通常愿意选用低压差(LD0)线性稳压器,而不使用开关稳压器,但这种认识并非完全正确。
那么要如何使用DC-DC设计给模数转换器芯片供电的电路呢?
2.设计方法与关键参数
首先
选择转换器,然后选择正确的开关稳压器。并不是任何开关稳压器都可以使用,从数据手册上查阅开关稳压器的噪声和纹波指标,以及开关频率。
典型的开关稳压器在 100kHz带宽范围内大概有10uVr ms的噪声。假设它们都是白噪声,那么有关频带内的噪声密度相当于31.6 nVrms/rt-Hz。
其次
查阅转换器的电源抑制(PSR)指标,以了解由于电源噪声引起的转换器性能下降的关键点。大多数高速转换器在第一奈奎斯特区内的PSR典型值为60dB(1mV/V)。
在使用具有2Vpp满量程输入范围、78 dB信噪比和125 MSPS采样速率的16 位ADC时,本底噪声为11.26 nVrms。不管噪声源自何处,都必须低于这个值,这样才能不影响转换器的性能。
在第一奈奎斯特区fs/2,转换器噪声等于89.02uVrms(11.26nVrms/rt-Hz)xsqrt(125MHz/2)。虽然开关稳压器的噪声(31.6 nv/rt-Hz)高过这个转换器噪声的两倍,但注意转换器还有60dB的PSRR它能将开关稳压器的噪声抑制到31.6pV/rt-Hz(31.6nV/rt-Hzx1mV/V)。这个噪声比转换器的本底噪声要小得多,因此开关稳压器的噪声不会降低转换器性能。
另外
电源滤波、接地和布线也很重要。
1.在 ADC 电源引脚处增加0.1uF 电容,可以使噪声降低到比上面的计算结果还要小。
2.在电源输出端增加一个简单的 LC 滤波器也可行
3.级联的滤波器能将开关稳压器噪声抑制得更多。滤波器每增加一级就能获得约 20dB/10 倍频程的噪声抑制效果。
4.紧密叠层的电源和地平面(间距<4mil)可以为 PCB 设计增加固有的高频去耦效果。
5.良好的物理划分是关键,尽量使敏感的模拟电路远离开关电路。
最后
我为什么不用DC-DC给模数转换芯片供电的原因是什么:外部电路的成本与布局空间、电流。
当LDO的电流不满足使用需求时,且只允许一个降压电路方案时,则使用DC-DC。
(我有时候给大电流电路分配一个降压LDO,一个高精度小电流电流分配一个更高性能的LDO,哈哈哈哈哈哈哈,不咋考虑成本)