![](https://img-blog.csdnimg.cn/20190927151124774.png?x-oss-process=image/resize,m_fixed,h_224,w_224)
硬件设计(低速、模拟)
文章平均质量分 87
电子设计方案、技术分析、学习笔记
千城千景
嵌入式工程师,核心工作硬件设计,还会一点点Python、FPGA、嵌入式应用开发。感谢关注,我们一起学习成长。
展开
-
如何设计一个峰值电流可以100A的PCB?
1 OZ铜厚在10°温升时,100 mil (2.5 mm) 宽度的导线能够通过4.5 A的电流。如果要走100 A,选择4 OZ的铜厚,走线宽度设置为15 mm,双面走线(单面为2OZ,加起来就是4OZ),并且增加散热装置,降低PCB的温升,提高稳定性。原创 2024-07-05 09:17:40 · 860 阅读 · 0 评论 -
PCB设计时,信号走线要先过ESD/TVS管,这是为什么?
都说接口处的信号要先过ESD/TVS管,然后拉到被保护器件,为什么不这样做效果就不好?那如果受板子实际情况限制,必须这样layout,是一定不行吗?原创 2024-07-04 16:20:51 · 794 阅读 · 0 评论 -
DC-DC电源PCB布局及注意事项
在DCDC电源电路中,PCB的布局对电路功能的实现和良好的各项指标来说都十分重要。本文以为例,简单分析一下如何进行合理PCB layout布局以及设计中的注意事项。原创 2024-05-06 14:50:06 · 1224 阅读 · 0 评论 -
看电路原理图时,常见的缩写
硬件设计中常见的缩写原创 2024-04-23 21:33:32 · 819 阅读 · 0 评论 -
硬件电路设计参考规范(checklist)
硬件设计检查清单/规范原创 2024-04-23 21:30:09 · 1311 阅读 · 0 评论 -
PCB走线宽度、PCB走线宽度计算、PCB走线宽度和电流
包含 PCB 占位面积的高密度设计(例如极细间距 BGA 或高信号数并行总线)可能需要薄至 2.5 密耳的走线宽度和特殊类型的通孔,例如直径为 6 密耳或更小的激光钻孔微通孔。较粗的走线已针对载流能力进行了优化,并用于需要更高功率的外围设备或与电源相关的功能,例如风扇、电机和向较低级别组件的一般功率传输。90 Ω 匹配阻抗是差分对布线的常见规格,为了实现这一点,应优化走线的宽度和间距。但需要在走线宽度计算器中提供设计规范,包括流过走线的最大电流(以安培为单位)、路径的总长度、由于走线电阻引起的温度升高等。原创 2024-04-23 21:18:07 · 1818 阅读 · 0 评论 -
AD22安装包与破解安装教程
Altium Designer 22安装包与破解安装教程原创 2024-04-18 22:40:46 · 2232 阅读 · 3 评论 -
RS232、RS485、RS422、TTL、CAN各自的区别
总结来说,RS232和RS485更多地是物理层和链路层的通信标准,而TTL电平是集成电路内部通信的一种通用逻辑电平标准,CAN则是一种完整的网络通信协议栈,包含了物理层、数据链路层和应用层的概念。•电气特性:RS232使用非平衡传输,信号电平为±5V~±15V,逻辑“1”对应负电压(通常为-3V至-15V),逻辑“0”对应正电压(通常为+3V至+15V)。RS-232只允许一对一通信。•电气特性:采用平衡传输,信号电平在+2V至+6V之间为逻辑“1”,在-2V至-6V之间为逻辑“0”,抗干扰能力更强。原创 2024-04-16 09:31:34 · 3860 阅读 · 1 评论 -
TTL电路设计中的电流噪声
TTL电路设计中的电流噪声原创 2024-04-12 15:03:59 · 397 阅读 · 0 评论 -
信号完整性的常见术语概念(面试常用)
由于制造工艺和使用环境的变化,造成的不同器件对应引脚之间的信号延迟差别,称为器件到器件偏斜。信号具有良好的信号完整性是指当在需要的时候具有所必需达到的电压电平数值。组成信号传输回路的两个导体之间存在分布电感和分布电容,当信号沿该导体传输时, 信号的跃变电压(V)和跃变电流(信号传输过程中,从低电平到高电平的转换时间与从高电平到低电平的转换时间之间的差别,称为占空比偏斜。同一器件不同输出引脚之间的信号延迟差别,称为输出到输出偏斜。信号的占空比偏斜问题较为突出,主要是因为其输出的上升沿和下降沿延迟不同。原创 2024-04-12 10:18:58 · 389 阅读 · 0 评论 -
低中高频下地线设计的注意要点
低中高频下的地线设计原创 2024-03-31 16:22:39 · 456 阅读 · 0 评论