阻抗和阻抗匹配
在本教程中,您将学习有关使用高速数字化器进行采样的基本理论以及优化数据采样性能的各种方法的基本信息。本教程的这一部分将介绍以下主题。
内容
什么是阻抗?
阻抗定义为电容、电感和电路在给定频率下提供信号的电阻的组合效应。阻抗也可以定义为当电压在电流上移动时对电流的电阻的度量。阻抗以欧姆为单位测量,是电压与允许电流的比率。
输入阻抗在电路的输入端子上
测量。相对于高速数字化器,输入阻抗通常定义为在数字化器输入处看到的有效电阻和电容。当数字化器通电、断电以及隔离输入限制过载时,阻抗可能会有所不同。通常,数字化器的输入阻抗越高,数字化器干扰所测信号的越少。
信号反射
阻抗匹配
当高频信号在任何重要长度的传输线路上传输时,必须注意传输介质与其端接相匹配。源和负载阻抗应等于传输线路的特征阻抗,因为这样可以最大限度地减少信号反射。阻抗不一致性或不匹配的存在将降低使用数字化器进行的测量的振幅和相位精度以及时间保真度。下面的示例显示了此类测量中遇到的最常见的不匹配错误之一。
示例在数字化器输入处提供可选的端接阻抗,以适应最流行的同轴电缆特性阻抗:50 Ω 和 75 Ω。
下图说明了当错误特征阻抗 (75 Ω) 的同轴电缆与 50 Ω 源和负载阻抗一起使用时会发生什么情况。
脉冲在电缆的两端遇到阻抗不匹配,因此部分反射。反射脉冲多次来回穿过电缆,每端的反射系数都会减小。 转存失败重新上传取消
转存失败重新上传取消正在上传…重新上传取消
其中
VR• 反射电压
VⅠ• 事故电压
Zt• 端接阻抗
Z0• 特征阻抗
数字化器记录的结果电压波形被反射脉冲的增压衰减扭曲,如图3所示,为视觉效果而夸大。阻抗不连续性,幅度较小和/或持续时间较小,其影响相应较小。还显示的是使用匹配阻抗 (50 Ω) 电缆时产生的波形。
不匹配的不确定性
电阻匹配
具有低(高)源阻抗的信号源可以与串联(分流)的电阻器匹配,使总源阻抗(允许性)与电缆特性阻抗(允许性)相匹配。不能直接驱动电缆阻抗的源可以通过匹配的阻抗垫或 L-pad(一个基本网络结构:一个分流和一个系列分支,以 L 的形式提供排列)耦合。如图 4 所示是 L 垫的示例。在这种情况下,源看到 500 Ω 负载,而向电缆显示的源阻抗为 50 Ω。 高频分量和布局技术应在整个过程中使用,以尽量减少寄生效应。
此外,阻抗匹配垫可以通过组件制造商购买,外形规格为通用(如 BNC 连接器)。这些阻抗匹配垫设计用于采用一些输入阻抗(例如 75 Ω),并产生输出阻抗(例如,50 Ω)。这些垫通常价格低廉,易于使用。
相关链接:
高速数字化器
交流测量的基础