PCB设计指南(3)爬电距离

 

PCB设计指南(1)PCB板材料

PCB设计指南(2)层叠

PCB设计指南(3)爬电距离

PCB设计指南(4)阻抗受控传输线

PCB设计指南(5)参考平面

PCB设计指南(6)布线

PCB设计指南(7)过孔via

 

 

爬电距离(Creepage Distance)

两个导电部件之间,或一个导电部件与设备及易接触表面之间沿绝缘材料表面测量的最短空间距离。沿绝缘表面放电的距离即泄漏距离也称爬电距离,简称爬距。对最小爬电距离做出限制,是为了防止会在绝缘材料表面产生局部恶化传导路径的布线,这样的布线会使得电子在绝缘表面或附近放电。

在电气上,对最小爬电距离的要求,和两导电部件间的电压有关,和绝缘材料的漏电起痕指数(CTI)有关,和电器所处环境的污染等级有关。使用绝缘材料,CTI提供了一个在标准测试中会引起走线失效的数值化的电压值。可以参看IEC60112标准对于CTI的定义。

随着隔离器电平的提高,如果希望有一个比较好的PCB板,不仅仅是需要降低PCB板的电磁发射干扰,而且减少爬电问题,这也很重要。除了要用宽封装的隔离器,而且还要采用其他措施,比如凹槽,凹槽能增加爬电距离。

 

点击看大图

 

凹槽增加了有效的爬电距离

 

对于一个槽(>1mm),唯一的要求是,现有的爬电距离,再加上槽宽度和的两倍槽深度必须等于或大于的爬电距离。凹槽也不能削弱PCB基板的强度而使PCB板达不到硬度测试要求。

隔离器下面的所有层的空间不能放置走线,过孔,焊盘,以保持最大的爬电距离。


转载自:http://blog.ednchina.com/tengjingshu/388809/message.aspx

  • 0
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值