- 博客(4)
- 资源 (5)
- 收藏
- 关注
原创 Hobbit玩转Zynq MPSoC系列之3:HDMI输入+DP显示
Xilinx官方提供了Zynq MPSoC的应用例程,包括Base Trd和VCU Trd,从Vivado硬件到Petalinux工程介绍的很详细,源代码也都是开源的。为了做到一个工程覆盖所有设计,这些Trd的代码极其规划化和模块化,包罗万象,将所有的功能都放到了一个工程里边。拿Base Trd为例,上层应用代码就足足有12000行代码,可以通过指令或者QT GUI去操作控制虽然叫基础指导工程,但是这个工程就足够初学者学习TPG、MIPI、SDI、HDMI和FILE等接口作为图像的输入源,在工程中例化
2020-12-08 23:01:01 5073 1
原创 Hobbit玩转Zynq MPSoC系列之2:TPG输入+VCU编码+rtp网络传输
Xilinx官方提供了TPG、MIPI、SDI、HDMI和FILE等接口作为图像的输入源,在工程中例化为V4L2架构设备,供上层软件调用。TPG全称为Test Pattern Generator,为FPGA逻辑产生的一个模拟图像源,可提供一系列不同模式的模拟图像,对于初学者而言是学习V4L2架构、Gstreamer命令以及调试流程最合适的开端。VCU编码并通过rtp网络传输是很多工程应用的基本需求,本文将演示如何将TPG图像编码并通过网络传输。平台、配件及软件ZCU104Vivado2019.
2020-11-22 21:12:14 3465 2
原创 Hobbit玩转Zynq MPSoC系列之1:VCU解码+DP显示
做图像处理的朋友们经常会有视频编解码的需求,常用的方法是要么增加一个专有芯片要么买专用的FPGA实现的IP,这都增加了设计复杂度以及成本,Zynq MPSoC的EV系列含有VCU视频编解码单元,就非常好的解决了这个问题,用起来简单方便,除了DDR带宽几乎不占其他FPGA资源,简直不要太爽。Zynq MPSoC的PS部分自带DP显示单元,从Vivado到Petalinux对其都做到了完美、透明的配置,用户不用操心驱动等问题,极大的增加了用户体验。本文演示如何从头step by step搭建VCU工程以及如
2020-11-22 12:23:45 4997 1
原创 Hobbit玩转Zynq MPSoC系列之0:前言
文章目录第一章新的改变功能快捷键合理的创建标题,有助于目录的生成如何改变文本的样式插入链接与图片如何插入一段漂亮的代码片生成一个适合你的列表创建一个表格设定内容居中、居左、居右SmartyPants创建一个自定义列表如何创建一个注脚注释也是必不可少的KaTeX数学公式新的甘特图功能,丰富你的文章UML 图表FLowchart流程图导出与导入导出导入第一章你好! 这是你第一次使用 Markdown编辑器 所展示的欢迎页。如果你想学习如何使用Markdown编辑器, 可以仔细阅读这篇文章,了解一下Markd
2020-11-16 15:44:00 619 1
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人