数字电路
文章平均质量分 80
zhangzker
这个作者很懒,什么都没留下…
展开
-
数字系统中的亚稳态及其解决办法
本文转自http://www.cnblogs.com/linjie-swust/archive/2012/01/07/YWT.html1. 应用背景1.1 亚稳态发生原因 在FPGA系统中,如果数据传输中不满足触发器的Tsu和Th不满足,或者复位过程中复位信号的释放相对于有效时钟沿的恢复时间(recovery time)不满足,就可能产生亚稳态转载 2016-11-08 11:24:38 · 741 阅读 · 0 评论 -
异步复位、同步复位和异步复位同步释放的比较
原文地址:http://www.cnblogs.com/yfwblog/p/4793118.htm简介在实际的工程中选择复位策略之前必须考虑许多设计方面的问题,如使用同步复位或者异步复位或者异步复位同步释放(Asynchronous Reset Synchronous Release或者Synchronized Asynchronous Reset),以及是否每一个触发器都需要转载 2016-11-09 18:33:56 · 1442 阅读 · 0 评论