1.USB总线电平标准
USB总线电平标准如下,下图标识了低速/全速、高速总线输出特性的电平标准。
2.USB总线状态
下图显示了USB低速和全速总线信号1、信号0、SE0状态、SE1状态、J状态、K状态、空闲IDLE状态下D+、D-线分别对应的电平信号范围。
下图显示了USB高速总线信号1、信号0、J状态、K状态、Chirp J状态、Chirp K状态、空闲IDLE状态下D+、D-线分别对应的电平信号范围。
注:有上面两张图可以总结出low speed和full/high spped J状态/K状态相反。
3.连接信号
当主机检测到某一个数据线电平拉高保持了一段时间,就认为有设备连接上来了。低速设备连接时,主机会检测到D-线被拉高,全速/高速设备连接时,主机会检测到D+线被拉高。
3.1低速设备连接检测时序图
3.2全速/高速设备连接检测时序图
4. 断开信号
没有设备连接时或者设备断开时,主机端D+、D-数据线上的下拉电阻起作用,使得二者都在低电平;当低电平持续TDDIS时间就会被主机认为是断开状态。如下图,TDDIS在2到2.5us之间。