GPIO的数据寄存器和上拉电阻/下拉电阻使能寄存器的说明

经常用到GPIO的寄存器配置,但是因为电子电路基础较差,一直没有完全搞明白。

今天有幸看到电子工业出版社ARM处理器裸机开发实战-机制而非策略(p81),发现了相关详细配置说明,特记录如下:

1、数据寄存器GPxDAT

当引脚被设置为输入时,读取GPxDAT寄存器即可判断相应引脚的状态; 当引脚被设置为输出时,写此寄存器的相应位就可令引脚输出高电平或低电平。

2、上拉电阻/下拉电阻使能寄存器GPxUP

首先,对于什么是上拉电阻和下拉电阻请参考百度、google;当配置某上拉电阻/下拉电阻使能时的主要考虑有:对于COMS芯片而言,引脚悬空容易受到外界的电磁干扰(特别是在初始默认复位状态下等,该引脚初始状态为0,可能具有某种功能输入或电平输入功能时),此时为了防止静电对器件造成损坏,不用的引脚不能悬空,一般接上一个电阻,将此引脚上的电平拉高或拉低。从而可以提高芯片上该引脚输入/输出信号的噪声容限,进而增强其抗干扰能力。

  • 0
    点赞
  • 2
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值