makefile是gcc编译的时候使用的,可以让多个.c文件同时被编译
假设编译一个hollo.c和test.c它的格式如下:
.SUFFIXE:.c .o#中间有空格,说明.c和.o有关系
CC = gcc
SRCS = hello.c test.c
OBJS = $(SRCS:.c =.o)//将SCRS中的.c全部替换成.o
.EXE = hello
start:$(OBJS)
$(CC) -o $(EXE) $(OBJS)
.c.o:
$(CC) -Wall -o $@ -c $<
.PHONY:clean
clean:
rm -rf *.o
$@:当前的全部目标文件
$^:全部依赖文件
$<:第一个依赖文件
.PHONY:的作用是设定clean为一个假的标号,防止文件外有名为clean的文件,导致clean失败