飞思卡尔
文章平均质量分 62
「已注销」
这个作者很懒,什么都没留下…
展开
-
锁相环 PLL
<br />锁相环(phase-locked loop):是指一种电路或者模块,它用于在通信的接收机中,其作用是对接收<br />到的信号进行处理,并从其中提取某个时钟的相位信息。或者说,对于接收到的信号,仿制一个时钟信号,使得这两个信号从某种角度来看是同步的(或者说,相干的)。锁相环主要由相位比较器(PC)、压控振荡器(VCO)、低通滤波器三部分组成 。 <br /> PLL 锁相环的作用是将系统提供的实时时钟基频进行倍频,来提升单片机的运算速度,那么XS128 芯片的PLL锁相环怎么设置原创 2011-01-08 18:00:00 · 1369 阅读 · 0 评论 -
PIT
转自http://www.cnblogs.com/pang123hui/articles/1800096.html言归正传,开始讲PIT,讲PIT,我准备先简单讲讲寄存器,之前不讲主要是基本上买的到的书都是DG128的,里面关于IO口的寄存器和PWM的寄存器都是完全可以照搬的,而这一章的东西照搬是要出问题的。核心内容就在这张图上: 相信大家都明白总线的概念,在图中可以看到6个定时器模块,Micro Timer 0、Micro Timer 1、Timer 0、Timer 1、Timer 2、Timer 3转载 2011-01-09 16:04:00 · 1748 阅读 · 1 评论 -
RTI
<br />RTI,是ORG时钟和复位发生模块中的一个功能,一般用它来3秒后启动车子。<br /><br />初始化它,需要两个寄存器:CRGINT和RTICTL。<br /><br />CRGINT的第8位:RTIE是RTI的中断使能位,为1使能。<br /><br /><br />下面来重点说说:而RTICTL的设置。<br /><br /><br />它的第8位:RTR[8],没用,不管。<br /><br />6到4位:RTR[6:4],预分频选择位。<br /><br />3到0位:RTR[3:0原创 2011-01-09 16:54:00 · 840 阅读 · 0 评论 -
DG128与XS128的区别
<br /> S12系列单片机是以CPU12内核为系列的,典型的S12总线频率为25MHz,S12XS系列单片机是在S12XE系列基础上去掉XGate协处理器的单片机,该系列单片机采用 CPU12X V2内核,可运行在40MHz总线频率上。后者是在前者的基础结构上发展起来的,S12X提供的性能高达S12系列的5倍左右。从历届比赛要求可以看出,飞思卡尔是在引导他的用户群使用新系列高性能控制器,S12系列逐渐将会退出市场。<br /> 对比它们之间的资源,这里就以你提到的DG128和XS128为例转载 2011-01-07 12:26:00 · 1078 阅读 · 0 评论 -
PWM
<br /> XS128 的PWM用来控制舵机和电机。XS128 的PWM调制波有8个独立的输出通道,每个通道有一个计数器,一个周期控制器和两个可供选择的时钟源,通过编程可以实现的时钟周期和左对齐输出或者居中对齐输出。<br /> 现在简单的介绍一下我用到寄存器<br /> PWM启动寄存器PWME 通过使能位PWMEx可控制相应通道PWM的波形输出和关闭<br /> PWM时钟选择寄存器PWMCLK 其中0、1、4、5通道可选用ClockA和CLockSA 2、3、6原创 2011-01-08 21:15:00 · 1086 阅读 · 0 评论 -
TIMER 定时器
<br />增强型定时器模块(ECT) ECT功能相当于高速的I/O口,由一个4位预分频器、一个16位自由运行计数器,8个16位IC/OC通道,2个16位脉冲累加器以及一个16位模数递减计数器组成。<br /> <br /><br />Bit7<br />Bit6<br />Bit5<br />Bit4<br />Bit3<br />Bit2<br />Bit1<br />Bit0<br />TEN <br />TSWAI<br />TSFRZ<br />TFFCA<br />0 <原创 2011-01-09 17:39:00 · 1676 阅读 · 0 评论