LCD硬件原理

LCD硬件原理(RGB interface)

         一块LCD屏显示图像不但需要LCD驱动器,还需要有相应的LCD控制器。通常驱动会以COF/COG的形式与LCD玻璃基板制作在一起,而LCD控制器则由外部电路来实现,许多MCU内部直接集成了LCD控制器。

         TFT屏是目前嵌入式系统应用的主流,下图是TFT屏的典型时序,VCLK、HSYNC和VSYNC分别是像素时钟信号(用于锁存图像数据的像素时钟)、行同步信号和帧同步信号,VDEN为数据有效标识信号,VD为图像的数据信号。

 

         作为帧同步信号的VSYNC,每发出一个脉冲,都意味着新的一屏图像数据开始发送。而为行同步信号的HSYNC,每发出一个脉冲都表明新的一行图像资料开始发送。在帧同步以及行同步的头尾都必须留有回扫时间。

        

         上图给出了LCD控制器中应该设置的TFT屏的参数,其中上边界(VBP)和下边界(VFP)即为帧切换的回扫时间,左边界(HBP)和右边界(HFP)即为行切换的回扫时间,水平同步(HSYNC)和垂直同步(VSYNC)分别是行和帧同步本身需要的时间。Hadr和Vadr则分别是屏幕的水平和垂直分辨率。

          帧率计算方法

          pclk / ((Hadr + hsync + hbp + hfp) * (Vadr + vsync + vbp + vfp) )约等于 帧率

          PCLK是LCDC设置的像素时钟;

          hsync/vsync/hbp/hfp/vbp/vfp 是由LCM的电器特性决定,可以参考IC的datasheet来设置。



评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值