PCB
文章平均质量分 51
David_xtd
这个作者很懒,什么都没留下…
展开
-
Allegro导出DXF文件
问题提出:要将Allegro中的外形尺寸和定位孔尺寸交给机械工程师,以便于安装和固定。解决办法:1、在Allegro中打开brd文件,设置好要导出的layer,选择File->Export->DXF;2、在打开的DXF Out页面中,设定好下列参数:所导出dxf文件的名称和保存路径;导出dxf文件的格式,只有AutoCAD R12和R14两种格式可选;导出文件所用的计...原创 2020-02-13 21:36:05 · 10473 阅读 · 0 评论 -
Orcad中“ERROR(ORCAP-1733): Allegro footprint VH3D96_2P_RA was not found in the search path”解决办法
问题:Orcad Capture中,要查看其中一个元器件的封装,出现错误提示:“ERROR(ORCAP-1733): Allegro footprint VH3D96_2P_RA was not found in the search path”。已经配置好Capture.ini文件,其他的元器件可以查看封装。解决办法:1、在Orcad Capture中很难发现这个错误的原因,在csdn...原创 2019-11-01 08:59:27 · 3527 阅读 · 0 评论 -
allegro中实现多个symbol和连线的整体旋转
问题:在Allegro中,经常遇到布局完成后,某些模块周围的连线也连接差不多了,突然发现需要将整个模块和连线旋转90°或180°会更理想。正常情况下无法按照预期的效果整体旋转,连线后杂乱无章。解决办法:1、以下图中的模块为例;逆时针旋转90°后的结果如图所示;可以看到连线全都乱了。2、正确的操作步骤如下:1)、首先将要旋转的模块及内部连线与外界的所有连线切断;2)、Gen...原创 2019-08-17 17:54:56 · 1517 阅读 · 0 评论 -
AD16原理图导入Orcad Capture
问题:想把AD16zhong的原理图直接导入Orcad Capture。解决办法:1)、AD16中的原理图要保存为ASCII格式;2)、为ASCII格式的原理图单独建立一个工程;3)、对新建立的工程,选择Project—>Compile PCB Project进行编译;4)、打开Orcad原理图,选择Editor为OrCAD PCB Designer Professional...原创 2019-08-14 10:13:07 · 8989 阅读 · 9 评论 -
AD16中原理图导入Orcad Capture所有管脚都Open Collector的解决办法
问题提出:从AD16中导入到Orcad Capture中的原理图中的parts,所有的管脚都是Open Collector类型,在原理图中进行DRC检查时,会报出一堆的ERROR,这些ERROR,还不敢不管,因为无法确定所报的ERROR就一定都是由于Open Collector管脚引起的,万一有真正的其他错误,也无法从几百上千个错误中挑选出来加以解决。解决办法:1、从AD16...原创 2019-08-13 21:13:23 · 2058 阅读 · 1 评论 -
allegro中设定单一SMD管脚全部连接敷铜
问题:一个Polygon中需要包含两个四边接触的SMD PIN,一个单边接触的SMD PIN,怎样做到让单边接触的SMD PIN全部搭接到Polygon上,而让另外两个四边接触的SMD PIN还使用十字花式的连接方式?解决办法:1、选中该管脚,编辑属性,2、在属性编辑页面,添加Dyn_Thermal_Con_Type属性,在Value一栏选择FULL_CONTACT,问题解决...原创 2019-07-05 17:48:27 · 1620 阅读 · 0 评论 -
allegro反标到原理图
1、器件添加Auto_Rename属性a、执行edit->propertyb、单击控制面板find栏,只勾选Comps复选框。c、单击左键框选器件或右键快捷菜单中Temp Group命令给部分器件赋上Auto_Rename属性,如图所示:2、参数设置a、打开PCB文件,选择Logic->Auto Rename Refdes->Rename命令b、选择rename...原创 2018-11-03 15:44:57 · 10318 阅读 · 4 评论 -
AD16中敷铜与导线连接的方法
问题: AD16中敷铜与导线连接,在对敷铜进行Repour操作后,往往会把连接的导线与该敷铜区域分割开,而这并不是我们想要的效果; 如图所示:解决办法: 选中敷铜区域,右键选择Properties…,在Net Options一栏中, 下拉选择框中,由Pour Over Same Net Polygons Only 改为Pour Over All Same Net Objects, ...原创 2018-08-12 14:03:39 · 20864 阅读 · 0 评论 -
allegro中隐藏正片敷铜的办法
allegro中隐藏正片敷铜的办法问题在allegro中,对于双面板,完成布局布线后,检查DRC所有错误都已解决,对PCB板进行正片敷动态铜。 敷铜完成后发现仍有连线需要调整,如果删除顶层和地层的敷铜,调整完连线重新敷铜当然没问题,但是浪费了重新敷铜的时间。 有没有更好的处理办法呢?问题解答:Allegro->Setup->User Preferences…...原创 2018-05-05 14:02:35 · 3671 阅读 · 0 评论 -
allegro打开提示丢失sfsBase.dll的解决办法
问题: 用了一个多月的Cadence,打开allegro的时候,突然报错:allegro 无法启动此程序,因为计算机中丢失sfsBase.dll。 尝试打开原理图也提示错误,提示丢失另一个文件cdn_sfl401as.dll。 解决办法: 1、qq群里求救,大多要求重装cadence。 本人觉得比较蹊跷,在cadence的安装目录下搜索sfsBase.dll文件发现没有丢失。 2、...原创 2018-04-17 17:48:12 · 7393 阅读 · 6 评论 -
Allegro焊盘制作尺寸关系
Solder MaskSolder Mask是阻焊层,业内称为“绿油层”。阻焊层是负片显示,即图形覆盖的区域没有绿油,其他部分是填满绿油的。 由于焊接PCB时焊锡在高温下的流动性,必须在不需要焊接的地方涂一层阻焊物质,防止焊锡随意流动引起短路。 考虑加工误差,一般来说,阻焊层的焊盘比实际焊盘稍大一些,差值一般在6~20mil(高速电路板设计与仿真第5版推荐10~20mil,经验值可以设定为...原创 2018-03-28 11:28:08 · 8909 阅读 · 3 评论 -
Allegro模块reuse
allegro模块reuse本文是在参考了CSDN博主varding的博文在自己的工程里试用成功后记录操作步骤用的。 书里面讲的要从capture中annote开始太繁杂了,远远不如这里的操作步骤简洁。reuse目的:对于PCB中所有功能完全相同的模块,在完成其中一个模块的布局布线后,使得其他模块完全复制该模块的布局布线。 这样可以大大提高布局布线效率。模块的reuse是在plac...原创 2018-04-02 09:29:40 · 1221 阅读 · 0 评论