随笔记录——关于数据对比出错的情况

本文探讨了在Verilog中处理数据时可能出现的小数误差和round处理问题,强调了在有符号数运算中需要注意负数的特殊处理。特别是在负数计算时,Verilog会进行取反加一的操作,这可能导致一些未预期的bug。同时,无符号数与有符号数进行乘法运算时,需要正确处理符号位,通过重新定义信号来确保运算的准确性。
摘要由CSDN通过智能技术生成

一、当数据有的小1,有的相等的时候,可以考虑是不是round处理没有做;另一方面来看,当做了round处理的数据总是大1或者相等时就要考虑是不是不需要做这个round。

二、有符号数进行运算的时候需要时刻注意负数
Verilog在计算负数的时候,一般会在内部进行取反加一的操作,取反可能大家都能意识到,但是加一很有可能会被忽略,因此有时候出现莫名其妙的bug时,可以一试。
另一种就是 无符号与有符号数进行运算,加减的运算取值方法比较简单,进行移位就可以,但是乘法操作就略微复杂一点。一般可以想到将无符号数化成有符号数,然后就会在无符号数之前补一个最高位做符号位,或者直接在定义中 写成 reg signed r1s1 与 reg signed r1u1这样。其实,需要再重新定义一个信号,reg signed r2s2,然后assign r2s2 = {符号,r1u1};然后用r2s2代替原来与r1s1进行相乘的数去运算才可以。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值