FPGA之三八译码器

FPGA之三八译码器

 

工程项目网址:
https://pan.baidu.com/s/1WnbqK0FdV51RKuT7gcOlWg

提取码:

9gv7

 

一听到三八译码器这个东西可能会感觉有点熟悉,其实在STC89C51系列单片机中,里面就有一个三八译码器,就是一开始的流水灯程序,LED0-7这八个LED!但是怎么在FPGA中实现三八译码器呢?其实很简单。

1、创建好工程,像上一篇文章那样,我就不多说了,忘记的同学可以到下面这个网址查看,

https://blog.csdn.net/Jiang_YW/article/details/89220995

2、创建好工程以后,再新建一个Verilog HDL文件,我命名为DCC_38.v,然后把文件添加到工程里面。

建议新手先学一下Verilog HDL语法,不然对这些内容会看不懂,Verilog 相对于VHDL要简单,而且看起来要更相似与C语言,学过C的话,再学Verilog会简单一点点。

推荐网址:https://www.cnblogs.com/SYoong/p/5849168.html

有好几个章节,有兴趣的的同学可以学学。

3、把上面工程编译一遍没错之后,就可以开始写tb(testbench)文件了,再新建一个DCC_38_tb.v文件,编写激励程序。

写完之后也添加到尽快工程里面进行编译。

4、点击Assignment → Setting

按上图操作完成之后,点击add跟OK,保存好即可。

5、点击RTL Simulation,进行前仿真。

一开始没仿真图出来,点击上面红色框的黑色放大镜即可。

由上图可见仿真没有错误,那么就先关闭ModuleSim。

6、然后点击Gate Level Simulation进行后仿真,点击Run。操作与上图一样

在图里可以看见LED的输出有一点点的延迟,这是正常现象。

为什么这一瞬间LED的值会为零呢?

实际上是芯片0000_0001 → 0000_0000 → 0000_0010进行了两次的反转,其他的也一样。

  1. 点击Pin Planner,参考引脚配置,进行引脚分配

 

 

再编译一遍程序,就可以烧录到板子里面。

程序ok。

工程项目网址:
https://pan.baidu.com/s/1WnbqK0FdV51RKuT7gcOlWg

提取码:

9gv7

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值