小题40分(问答题全在随堂练习!) 大题5道 【前四道(作业,比较简单)】
第一章
①给一个十进制转成二进制(注意书写方式以及精度$(10011)_2 $)/十六进制
②给一个数,写出原码反码补码
第二章
①逻辑运算的八个基本运算(与或非异或等)掌握基础逻辑关系,逻辑符号长啥样,拿一个异或符号问你是啥样,或者给你一个选图像;运算符
②化简(公式法【课本有两个表,把公式前半段给你,写后半段】,卡诺图【重点】)
③逻辑函数的五种表示方式(真值表,逻辑表达式,卡诺图,波形图,电路图)以及相互转换
最大项最小项(了解性质)或与填0,与或填1–主要是在卡诺图运用
第三章
①互补电路,什么是互补电路(作用)
②CMOS 给出最基础的符号,知道是什么管(增强型/耗尽型/N/P沟道)有三个工作区间(怎么样会导通/截止…)
③噪声容限,概念(输入端忍受干扰的能力)怎么增强
④输入端保护电路,MOS管非门容易被击穿,电阻限流保护,二极管限制输入端变压的作用
⑤输入端负载特性(结合TTL和MOS管去看)CMOS接高电阻(低电平)TTL接高电阻(高电平);悬空–1/5VDD(最好不要使用)
⑥传输门: 要求(对内部工作不关心):知道是什么,有什么用(传输信号,能传输模拟信号),怎么用(C=1,C’=0时,起传输功能)把传输门接入电路,在电路里面起什么作用
⑦OD门(漏极输出门电路) OC门:概念,作用,对应电路里起什么作用,有什么功能(电平转换,线与,其他门电路正常来说是不可以线与功能(除了三态门(一个要处于高阻态,不能同时使用))),符号是什么,使用注意事项(接上拉电阻,原因:提供驱动力)
⑧三态门:概念,符号(倒三角型),逻辑表达式怎么写,EN’= 0,Y=A;EN’=1,Y=高阻态
第四章
①组合逻辑电路的特点以及形成原因:因为电路里面只有简单的门电路,没有存储/反馈环节(建议对比时序逻辑电路)
②组合逻辑电路的设计/分析方法,看ppt例题,作业题!
③掌握四个集成元器件(译码器,数据选择器.,计数器…)
第五章
①说出各种触发器的名称(两个点:触发电平,功能)
②触发器:特性方程,功能表(10,01干啥),状态转换图
画出输出波形,ppt例题
第六章
①时序逻辑电路特点以及原因
②一个简单的概念:判断什么是莫尔型电路(没有输入信号),努里型信号(都有)CLK不算输入信号
③区别同步/异步,看CLK是否从同一个地方引出
④掌握三个器件(寄存器,移位寄存器,常用计数器芯片 74160 74161 190 192)使用计数器芯片做成任意进制的计数器
文章目录
1.1 十进制和2,8,16进制之间的互相转化
-
十进制与二进制
-
十进制——>二进制
将十进制数整数部分转换为二进制数采用“除2取法”;
将十进制小数部分转换为二进制数采用“乘2取整法”。 -
二进制——>十进制
( a b c d . e f ) 2 = d ∗ 2 0 + c ∗ 2 1 + d ∗ 2 2 + c ∗ 2 3 + e ∗ 2 − 1 + f ∗ 2 − 2 (abcd.ef)_2=d*2^0+c*2^1+d*2^2+c*2^3+e*2^{-1}+f*2^{-2} (abcd.ef)2=d∗20+c∗21+d∗22+c∗23+e∗2−1+f∗2−2
-
eg:
-
二进制与八进制
- 二进制——>八进制
方法:
整数部分从低位开始,每三位二进制数为一组,最后不足三位的,则在高位加0补足三位为止;小数点后的二进制数则从高位开始,每三位二进制数为一组,最后不足三位的,则在低位加0补足三位,然后用对应的八进制数来代替,再按顺序排列写出对应的八进制数。
- 八进制——>二进制
将每位八进制数用三位二进制数来代替,再按原来的顺序排列起来
二进制与十六进制
- 二进制——>十六进制
整数部分从低位开始,每四位二进制数为一组,最后不足四位的,则在高位加0补足四位为止;小数部分从高位开始,每四位二进制数为一组,最后不足四位的,在低位加0补足四位,然后用对应的十六进制数来代替,再按顺序写出对应的十六进制数。
- 十六进制——>二进制
1.2 原码,反码,补码
概念:
-
原码:在二进制前加一位符号位(0正数,1负数)
-
补码:反码末位加上1(计算反码+1)就是补码(也就是负数原码数值位取反+1)
-
反码:① 正数的反码与原码相同 ② 负数的反码除了符号位之外取反
eg:已知一个负数补码求原码——数值位取反+1
2.1 逻辑运算符
- 与运算
Y = A ⋅ B Y=A·B Y=A⋅B
左逻辑图 右逻辑符号:
- 或运算
Y = A + B Y=A+B Y=A+B
左逻辑图 右逻辑符号:
-
或运算
Y = A ′ Y =A' Y=A′
左逻辑图 右逻辑符号:
-
与非
Y = ( A B ) ′ Y=(AB)' Y=(AB)′
左逻辑图 右逻辑符号:
-
或非:
Y = ( A + B ) ′ Y=(A+B)' Y=(A+B)′
左逻辑图 右逻辑符号:
-
与或非
Y = ( A B + C D ) ′ Y=(AB+CD)' Y=(AB+CD)′
左逻辑图 右逻辑符号:
-
异或运算
Y = A ⊕ B = A B ′ + A ′ B Y=A⊕B= AB' + A'B Y=A⊕B=AB′+A′B – 不同为1,相同为0
左逻辑图 右逻辑符号:
-
同或运算
$Y=A⊙B=(A ⊕ B)’ $ – 相同为1,不同为0
左逻辑图 右逻辑符号:
2.2 公式法与卡诺图
-
公式法
表一:
表二:
- 卡诺图化简法
1.概念
2.逻辑函数的卡诺图表示法
2.1化简
①先把逻辑函数化成真值表,再把真值表化成卡诺图
②化成标准与或式 Y = ∑ m i Y=\sum m_i Y=∑mi:缺项(如下题无C,需要补(C+C’)上去)需要补,然后在填到卡诺图里
② 化成标准与或式 Y = ∑ m i Y=\sum m_i Y=∑mi eg:
2.2 卡诺图化简法
-
将逻辑函数化成最小项
-
画出表示该逻辑函数的卡诺图
-
找出可以合并的最小项,即1的项(必须是 2 n 2^n 2n个1),经行圈“1”,圈“1”的规则为:
- 圈内的“1”必须是 2 n 2^n 2n个
- ’1‘可以重复圈,但每圈一次必须包含没圈过的’1‘
- 每个圈包含’1‘的个数尽可能多,但必须相邻,必须为 2 n 2^n 2n个
- 圈数尽可能的少
- 要圈完卡诺图上的所有的’1‘
-
圈好’1‘后写出每个圈的乘积项,然后相加,即为简化后的逻辑函数。
消去取任意值都不影响的因子(比如A在卡诺图上既可以为0也可以为1,写逻辑式的时候变可以舍去不写)
2.3将卡诺图化简成或与式
与化成与或式相同点:消去取值不同的变量,保留相同的变量
不同点:1写成反变量,0写成原变量的形式
2.4具有无关项的逻辑函数式中的无关项
1. 定义:无论取0还是1都对结果没有影响
2. 表示:$Y=\sum m+\sum d $ ,其中$\sum d为无关项$
3. 步骤
4. 画卡诺图
5. 将无关项中的最小项在卡诺图相应得位置用“x”表示 。既有无关项也有有关项,当作无关项
6. ....
eg:
-
3逻辑函数的五种表示方式
真值表,逻辑表达式,卡诺图,波形图,电路图
3.1 互补电路
-
概念
有两个开关,总有一个是断开的, S 1 导通输出高电平, S 2 导通输出低电平 有两个开关,总有一个是断开的,S_1导通输出高电平,S_2导通输出低电平 有两个开关,总有一个是断开的,S1导通输出高电平,S2导通输出低电平
-
作用
降低电路功耗
3.2 CMOS管及其噪声容限
-
- 1 cmos管
-
符号
-
增强型NMOS管
-
增强型PMOS管
-
耗尽型NMOS管
-
耗尽型PMOS管
虚线—增强型,实线—耗尽型;
–> P沟道,<-- N沟道
-
-
特性曲线
增强型需要加电压才导通,耗尽型一开始就导通,需要加负的vgs才能截止
-
导通条件
增强型N沟道:VGS >VGS (th) 时,管子导通
增强型P沟道:VGS <VGS (th) 时,管子导通
耗尽型N沟道:vGS < VGS(off) 时,管子导通;当vGS< VGS(off)(负值),管子截止
耗尽型P沟道:vGS < VGS(off) 时,管子导通;当vGS> VGS(off)(正值),管子截止,
-
- 2 噪声容限
-
概念
是指在保证输出高、低电平基本不变(不超过规定范围)时,允许输入信号高、低电平的波动范围
-
提高方法
可以通过提高VDD来提高噪声容限
3.3 输出输入特性
- CMOS反相器的两种常用保护电路
二极管起到降压作用, R s R_s Rs起到限流作用(等效于两个电容)
- 输入负载特性
- CMOS
- 不允许悬空
- 输入低电平就是低电平,高电平就是高电平,不考虑接了电阻时的特性情况
- TTL
- R<=0.7KΩ时,构成低电平输入
- R>=1.5KΩ时,构成高电平输入
- 输入悬空 = 输入端接入一个无穷大的电阻,等效输入高电平
- CMOS
3.4 传输门
-
概念
逻辑符号:
-
作用
一种既可以传送数字信号又可以传输模拟信号的可控开关电路
-
作用
C = 0 , C ′ = 1 , 传输门截止; C = 1 , C ′ = 0 , 传输门开启,输出等于输入 C=0,C'=1,传输门截止;C=1,C'=0,传输门开启,输出等于输入 C=0,C′=1,传输门截止;C=1,C′=0,传输门开启,输出等于输入
3.5 OD门和OC门
-
OD:漏极输出
符号:
作用:为了满足输出电平的变换,输出大负载电流,以及实现“线与”功能
工作原理:一定要有上拉电阻(提高驱动力)
当 A , B 其中有一个为低电平时,输出 V 0 = V D D 2 ;同时为高电平时,输出低电平 当A,B其中有一个为低电平时,输出V_0=V_{DD2};同时为高电平时,输出低电平 当A,B其中有一个为低电平时,输出V0=VDD2;同时为高电平时,输出低电平
逻辑关系如下图:
线与:
当 Y 1 , Y 2 有一个为低电平时,则为低电平,当 Y 1 , Y 2 同时为高电平时,输出高电平。 O D 门的线与实现了与或非的逻辑功能。 当Y_1,Y_2有一个为低电平时,则为低电平,当Y_1,Y_2同时为高电平时,输出高电平。OD门的线与实现了与或非的逻辑功能。 当Y1,Y2有一个为低电平时,则为低电平,当Y1,Y2同时为高电平时,输出高电平。OD门的线与实现了与或非的逻辑功能。
[外链图片转存失败,源站可能有防盗链机制,建议将图片保存下来直接上传(img-TEoZmtBX-1687611643815)(C:%5CUsers%5Ckk%5CAppData%5CRoaming%5CTypora%5Ctypora-user-images%5Cimage-20220629162255808.png)]
-
OC:集电极开路
符号:
3.6 三态门
-
符号:
第一种:
-
工作原理:
E N ′ = 0 时, Y = A ′ ; E N ′ = 1 , Y = Z (高阻态) EN'=0时,Y=A';EN'=1,Y=Z(高阻态) EN′=0时,Y=A′;EN′=1,Y=Z(高阻态)
低电平有效
第二种:
当 E N = 1 时 , Y = A ; E N = 0 , Y = Z 当EN=1时,Y = A;EN=0,Y=Z 当EN=1时,Y=A;EN=0,Y=Z
4.1 组合逻辑电路的特点以及原因
-
特点
组合逻辑电路的输出只与当前输入有关,而与电路原来的状态无关
-
原因
在电路结构上信号的流向是单向性的,输出端到输入端无反馈。且电路的基本组成单元是逻辑门电路,不含记忆元件。但由于门电路有延迟,故组合逻辑电路也有延迟时间
4.2 组合逻辑电路的设计和分析
-
分析
步骤:
a. 由所给电路写出输出端的逻辑式;
b. 将所得的逻辑式进行化简成与或式就好(非必要);
c. 由化简后的逻辑式写出输出输入的真值表;
d. 由真值表分析电路的逻辑功能,即是做什么用的。
-
设计
a.分析事件的逻辑因果关系,确定输入变量和输出变量
b.定义逻辑状态的含义,即逻辑状态的赋值
c.根据逻辑因果关系列出逻辑真值表
d.写出逻辑函数式
e.画电路图
eg:
4.3 集成元器件
-
译码器
概念:把二进制代码译成对应的输出高低电平信号
-
数据选择器
-
计数器
5.1 各种触发器
-
SR触发器
功能表:
约束条件:SR=0
卡诺图:
特性方程: Q ∗ = S + R ′ Q Q*=S+R'Q Q∗=S+R′Q
状态转换图
-
JK触发器
功能表:
特性方程: Q ∗ = J Q ′ + K ′ Q Q*=JQ'+ K'Q Q∗=JQ′+K′Q
状态转换图:
-
D触发器
功能表:
可以看出来Q*一直跟随着D的值,又称跟随器
特性方程: Q ∗ = D Q*=D Q∗=D
状态转换图:
△——>上升边缘触发器
-
T触发器
状态方程: Q ∗ = T Q ′ + T ′ Q Q*=TQ'+T'Q Q∗=TQ′+T′Q
状态图:

驱动方程:触发器输入端表达式
特性方程:触发器的工作特性
状态方程:触发器在当前的输入和状态下有什么样的输出
6.1 时序逻辑电路的特点
概念:
在任意时刻的输出信号不仅取决于当时的输入信号,而且还取决于电路原来的状态
原因:
时序逻辑电路包括组合逻辑电路和存储电路,且存储电路的输出状态必须反馈到组合电路的输入端,与输入信号一起,共同决定组合逻辑电路的输出。
6.2 判断电路类型
-
米利型
输出信号不仅取决于储存电路的状态,且与输入状态有关
-
穆尔型
输出信号仅取决于存储电路的状态
-
异步与同步
R ′ D R'D R′D --> 异步
6.3 三个基本器件
-
寄存器
-
移位寄存器
-
常用计数器芯片
对谁计数——CLK上升沿计数

74LS161(16*16,又称4位2进制)
6.4 制作任意进制计数器
-
M<N(最终得到的进制<原来的进制)
-
置零法(利用R’D–>暂态)
EP,ET接0则为保持作用。
eg:
-
置数法
eg:
- 求以下可变计数器的进制
74LS161(160)为同步预置数,其他都为异步
A = 1 , 十二进制 ; A = 0 , 十进制 A=1,十二进制;A=0,十进制 A=1,十二进制;A=0,十进制
-
-
M>N
可用串行/并行
eg:
-
例题
-
OC/OD门可以随意并联输出,三态门可以并联输出
-
看触发器,这个D触发器是跟随器,输出与Q原来的状态无关,所以是莫尔型,且CLK接一起,所以是同步时序电路
卡诺图
略。
画波形图
例题:
-
(*)
2:101电平跳变,下降沿到来时火速取反,3:10,再跳变一次,变1
-
下降沿取反就完事了
-
作业题:



S ′ D − > 预置位; R ′ D 优先级最高,低电平直接复位 S'D -> 预置位;R'D优先级最高,低电平直接复位 S′D−>预置位;R′D优先级最高,低电平直接复位
组合逻辑电路的设计/分析方法
译码器,数据选择器
译码器
数据选择器
方法:①先写出逻辑式( ( A 2 ′ A 1 ′ A 0 ′ ) D 0 + ( A 2 ′ A 1 ′ A 0 ) D 1 + ( A 2 ′ A 1 A 0 ′ ) D 2 + . . . + ( A 2 A 1 A 0 ) D 7 (A_2'A_1'A_0')D_0+(A_2'A_1'A_0)D_1+(A_2'A_1A_0')D_2+...+(A_2A_1A_0)D_7 (A2′A1′A0′)D0+(A2′A1′A0)D1+(A2′A1A0′)D2+...+(A2A1A0)D7)
②把给定的逻辑函数式化成以上形式(或者直接最小项就ok)/有功能表的话直接输入输出相乘得出逻辑式
③对比看 D n D_n Dn对应的逻辑函数式的位置
eg:

-
转换样式为–>
一般选择后面两个变量作为数据选择端 得到
得到–>
使用计数器芯片做成任意进制的计数器
- 置0法


- 置数法

见6.4
-
利用74S160接成29进制计数器