用logisim设计出R-S,D触发器
(1)了解R-S和D触发器结构
(2)列出其功能表
(3)用logisim设计基本R-S,D触发器(与非门)
用硬件联线完成实际电路
(1)根据设计的电路完成联线
(2)验证电路
用logisim设计出R-S,D触发器
了解R-S触发器的结构
R-S触发器,也叫R-S锁存器,用于实现“记忆”电路状态或数据的东西。
又说触发器和锁存器对信号的触发方式虽然不同但是工作原理却是一样的,触发器是边沿变化锁存器是电平变化,但是两者的逻辑图都是一样的。
下图是R-S锁存器的电路图:
列出其功能表
保证R-S触发器正常工作必须满足的条件:R和S不能同时为0。
R-S触发器结论:
1.不论状态是什么,
在R端施加低电平能将现态强制性地转换到”0’态;
在S端施加低电平能将现态强制性地转化到“1”态;
R和S不能同时施加低电平。
2.R和S端的有效电平为低电平
用logisim设计基本R-S触发器(与非门)
下面是用74SL00电路板设计的R-S触发器:
了解D触发器的结构
前面R-S触发器当输入R=1,S=1的情况时,输出是不确定状态,这种情况比较棘手,为了解决这个问题,引入了D触发器。
D触发器是一种最简单的触发器,在触发边沿到来时,将输入端的值存入其中,并且这个值与当前存储的值无关。在两个有效的脉冲边沿之间,D的跳转不会影响触发器存储的值,但是在脉冲边沿到来之前,输入端D必须有足够的建立时间,保证信号稳定。
D触发器真值表
用logisim设计基本D触发器(与非门)
上图是设计的维持阻塞D触发器,在基本D触发器的基础上增加了维持线和阻塞线。目的是为了解决“空翻”的问题。
维持线的作用:仅当CP的上升沿出现的一瞬间,D端的数据才能置入触发器。
用硬件联线完成实际电路
根据用logisim设计的R-S触发器,进行仿真后,这是在硬件上完成的实际电路
根据logisim设计的D触发器,进行仿真后,这是硬件上完成的实际电路
通过对实际电路的数据验证,与上述结果相同。
以下是我的一些实验感想:
通过这次的实验,让我们认识到了基本的R-S触发器和D触发器的结构和其部分功能,在硬件联线实际电路的过程让我们加深对电路的连接。使我受益匪浅。