Signal Types and Terminations(个人笔记)

 Introduction.

CMOS,HCMOS,LVCMOS,正弦波,削波正弦波,TTL,PECL,LVPECL,LVDS,CML ......振荡器和频率控制器件具有一系列不同的输出缓冲器类型,每种类型都有各自的优缺点。本应用笔记的目的是提供每种类型的一些背景知识,并提供有关终止具有此类输出的设备的一些方法的建议。

印刷电路板迹线的行为像传输线可能过滤时钟信号,当时钟信号沿着迹线的长度移动时,衰减和扭曲时钟信号。较高频率的时钟信号更容易受到衰减,失真和噪声的影响,但是为了改善具有较高压摆率的抖动时钟边缘是优选的,这对实现时钟解决方案提出了挑战。

要正确实现高质量时钟源,应考虑以下因素:

•彼此隔离时钟源

•优化正确接地和电源滤波

•使用尽可能短的PCB走线作为时钟信号

•将器件置于尽可能接近时钟的位置

•确保为您的应用选择了正确的时钟输出类型

•确保正确端接输出驱动器并采用阻抗匹配技术

最后两点是应用笔记的主题。当迹线未正确端接时,会发生反射和衰减。反射会增加抖动,而衰减会进一步降低时钟波形和整体性能。保持信号完整性对于实现低相位噪声振荡器的性能至关重要。

Single Ended Output Families

CMOS, HCMOS and LVCMOS

受“轨到轨”之间摆幅的限制,CMOS输出适用于较低频率的时钟源(低于200MHz)和较短的走线长度(小于1/4最高谐波频率的波长),在低频和短路径的情况下,不易受阻抗匹配问题的影响。

对于低频和短路径,可以直接将时钟输出于接收器连接,但大多数情况下,会串联较小的电阻(例如20Ω~50Ω),这对减少信号反射和保持信号完整性非常有效,见图2。其他阻抗匹配方法如图3和图4所示,但这些方法会增加功耗。

HCMOS代表高速CMOS,是原始CMOS的更高速度变体 - 术语HCMOS和CMOS在振荡器领域通常可以互换。 LVCMOS代表低压CMOS,顾名思义它是低压CMOS类。 ACMOS代表“Advanced CMOS”。

由于这些首字母缩略词经常互换使用,Vectron建议使用上升/下降时间,输出驱动或负载要求和Voh / Vol来指定振荡器,而不是通过术语CMOS,HCMOS,ACMOS,LVCMOS等来定义要求。

TTL

TTL使用5V或3.3V供电,与CMOS相比,具有更高的传输速度,最高可达100MHz。此外,TTL的功耗不会随着输出频率的增加而激烈变化。可以使用针对CMOS信号描述的方法来处理TTL输出。在1980年代,CMOS器件变得越来越流行,特别是对于大规模集成,因为它们具有低(零)静态电流,良好的抗噪性,改善的上升/下降时间和更低的制造成本。 CMOS已取代TTL成为低频时钟IC的首选。

CMOS和TTL的主要优点是低功耗,更高的输出摆幅以及硅中相对低成本的实现。但是,差分信号用于更高的频率。

Differential Logic Families

单端信号传输易受噪声影响,可通过提升电压来克服,但提升电压将会增加功耗,并且由于电压摆动较大而导致较低的速度。单端传输线也容易衰减信号,这也可通过增加电压来克服。

差分缓冲器通过为发送的每个比特发送一对互补信号(极性相反)来克服这些困难。接收器检测两个信号之间的差异,并且拒绝两个信号共有的任何噪声。差分传输技术受线路衰减的影响较小,因为它们具有更强的抗噪性,因此非常适合在较长的线路长度上以更高的数据速率进行传输。

ECL (single ended or differential)

发射极耦合逻辑(ECL)作为TTL逻辑的替代方案被引入,因为它更适合于高速数据传输。发射极耦合逻辑电路使用晶体管来控制通过门的电流,从而计算逻辑功能。由于晶体管始终处于有源区(the active region ),因此它们可以非常快速地改变状态,因此ECL电路可以以非常高的速度运行。

ECL有两个缺点。首先,ECL需要相对较高的电流才能运行。其次,ECL依靠负电源进行操作。当与系统其余基于正电源的部分连接时,这可能会出问题。但以地为参考,可以提供噪音优势。

PECL, LVPECL

PECL,LVPECL是ECL的衍生技术,PECL可以在正电压下工作,例如5V/3.3V/2.5V,PECL通常用于高速的时钟分布电路。作为差分传输方案,PECL具有高抗噪性和在长线路上驱动高数据速率的能力。PECL的另一个优点是由于电压摆幅较大而具有良好的抖动性能。由于需要5V电源和外部DC偏置,缺点包括大功耗(与单端电源相比)。

LVPECL参考PECL电路设计,采用3.3V和2.5V供电,与LVCOMS供电电压相同。LVPECL构成了许多协议的基础,包括千兆以太网和光纤通道。LVPECL电气规范与LVDS类似,但在较大的差分电压摆幅下工作。由于其ECL起源和较大的摆动,LVPECL的功率效率(power efficient )往往略低于LVDS,但由于其ECL特性,它也可以在高达10 Gbps的频率下工作。

LVPECL典型的输出电流是15mA, 来源于an open emitter.

这需要终止于电阻负载以产生电压。 LVPECL的目的是使用50欧姆的阻抗迹线和50欧姆的等效负载。这通常使用图5来实现,并且替代方案在图6中示出。为获得最佳性能,应使用相同的方法端接输出 - 未使用的输出不应悬空。此外,来自不同制造商的差分接收器可以具有不同的输入容差(同时仍然围绕通用标准聚集)。对接收器的要求做一些处理也可以帮助优化您想要终止的信号的传输。

CML

电流模式逻辑(CML)输出提供与LVPECL类似的性能,但不需要外部偏置,因此当需要LVPECL类型输出但是功耗是一个问题时,CML是一个选项。 CML输出需要交流耦合,因为它们无法提供足够的电流来偏置其他器件。

LVDS

LVDS代表低压差分信号,类似于LVPECL是电流输出,但输出电流为4mA,与LVPECL相比,功耗更低。 LVDS输出具有100欧姆输出阻抗,用于驱动100欧姆负载或电阻,这导致较小的电压摆幅通常约为350mV。

与CMOS和TTL相比,LVDS可降低噪声敏感度,降低EMI辐射。与PECL相比,LVDS的缺点是其抖动性能降低;然而,正在取得进展,将其置于LVPECL的公平竞争环境中。

LVDS用于高速数据传输应用,特别是背板收发器或时钟分配。 LVDS的数据速率高达3.125 Gbps。对于更高的数据速率,需要诸如HCSL,CML或LVPECL的输出。实现这些非常高的数据速率需要非常快速,尖锐的速率,并且通常信号摆幅约为800 mV。由于这种HCSL,CML和LVPECL通常需要比LVDS更多的功率。

LVDS通常被选择用于较新的设计,因为它易于在CMOS IC中实现,并且易于在系统级使用。当连接到LVDS输入时,LVDS输出不需要外部偏置和单个100欧姆终端电阻,见图7。在100欧姆负载之后,LVDS信号可能需要也可能不需要交流耦合 - 最好了解接收器的输入结构要求。

HCSL

HCSL是一种新的差分输出标准,与LVPECL类似,15mA电流源来自开放发射器或源。作为未端接的漏极,它们需要外部50欧姆电阻接地,如图8所示.HCSL是高阻抗输出,具有快速开关时间,使用10至30欧姆串联电阻可能是有利于以帮助减少过冲/振铃,如图9所示。 HCSL提供最快的开关速度,功耗在LVDS和LVPECL之间,相位噪声性能与替代技术相当。一如既往,最好的做法是了解接收器输入结构。

Benefits/Tradeoffs

Jitter:

LVPECL can offer best jitter performance followed by LVDS, and then CMOS; however CMOS can usually provide better phase noise albeit slower rise and fall times resulting in degraded jitter in some cases

 

Power:

For the best power consumption use CMOS or LVDS. LVPECL is faster but consumes more power

 

Speed:

HCSL and LVPECL is faster but can consume more power. LVDS is faster than CMOS.

 

Single ended vs. differential:

Differential signals are resistant to common mode noise which single ended

techniques are susceptible to, and there are less EMI concerns. Additionally, differential signals have better rise and fall time. However, sinewave generally offers the best phase noise followed by CMOS then differential.

 

Ease of use:

LVPECL requires external resistors for termination at both transmitter and receiver ends. LVDS requires only single resistor at receiver

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值