广州大学数电实验报告——计数器功能测试及其应用
一、实验目的
-
验证用触发器构成的计数器计数原理;
-
掌握测试中规模集成计数器功能的方法。
二、实验原理
计数器就是实现这种运算的逻辑电路,计数器在数字系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能,同时兼有分频功能,计数器是由基本的计数单元和一些控制门所组成,计数单元则由一系列具有存储信息功能的各类触发器构成。
分类:
按触发器是否同时翻转:同步计数器、异步计数器
按计数过程中数字增减:加法、减法和可逆
按计数器中数字的编码方式:二进制、二 - 十进制、格雷码等
按计数器的计数容量:十进制,六十进制等
三、使用仪器、材料
双D触发器74LS74
双时钟方式的十进制可逆计数器74LS192
四、实验步骤、过程和记录
(1)用D触发器构成的4位异步二进制加法计数器
74LS74是双D触发器,两片74LS74就可以构成4为异步二进制加法计数器。该4位异步二进制加法计数器仅需要外接一个时钟信号,其余的时钟信号是上一个D触发器的Q’。将计数器接在1HZ的脉冲上,可以观察到计数器从0000开始递增置1111而后归零
真值表如下:
PRE ’/CLR ’ | JK | CLK | QN=0 | QN=1 |
---|---|---|---|---|
01 | XX | XX | ||
10 | XX | XX | ||
11 | 00 | 1→0 | ||
11 | 00 | 0→1 | ||
11 | 01 | 1→0 | ||
11 | 01 | 0→1 | ||
11 | 10 | 1→0 | ||
11 | 10 | 0→1 | ||
11 | 11 | 1→0 | ||
11 | 11 | 0→1 |
(2)验证74LS192的逻辑功能