基于 RISC-V SoC 的可配置 FFT 系统设计(6)1024 点 FFT 的 RISC-V SoC 整体架构和电路实现

本文介绍了基于RISC-V指令集的SoC设计,用于实现1024点快速傅里叶变换(FFT)。系统包括32位RISC-V处理器、简化总线、指令存储器、数据存储器、UART和GPIO。FPGA电路设计使用Verilog和Vivado,资源分配为LUT 6246,FF 3612,BRAM 23(用于ROM和RAM),DSP 4。该设计适用于低功耗嵌入式应用。
摘要由CSDN通过智能技术生成

基于 RISC-V SoC 的可配置 FFT 系统设计(6)1024 点 FFT 的 RISC-V SoC 整体架构和电路实现

版权所有,新芯设计,转载文章,请注来源

引言

  本次项目主要设计了一个基于 RISC-V 指令集架构的 SoC,这是一个具有 1024 点的时频转换功能的 FFT 系统。在理想情况下,只要指令存储器和数据存储器的容量足够大,基本上可以实现任意点数的可配置 FFT 系统设计。


🌏 一、1024 点 FFT 的 RISC-V SoC 整体架构

  本次项目主要是基 2 时分 FFT 并行算法的 C 软件程序实现以及搭载 RISC-V 专用内核的 SoC 硬件架构设计,主要是由集成的 32位 RISC-V 处理器核、简化版的总线和基本的外设组成的。<

评论 3
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

新芯设计

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值