理解FPGA的基础知识——FPGA专业术语

No.1 ASIC

Application Specific Integrated Circuit

ASIC 是为满足顾客特定需求、面向特定用途而设计制造的。通常所说的ASIC主要指门阵列、嵌入式阵列、标准单元 ASIC、结构化 ASIC 等。目前用CPLD(复杂可编程逻辑器件)和FPGA(现场可编程逻辑阵列)来进行ASIC设计是最为流行的方式之一,它们的共性是都具有用户现场可编程特性。

No.2 ASSP

Application Specific Standard Product,专用标准产品

相对于 ASIC 这种为特定顾客定制的 LSI,ASSP 是面向某一特定领域或应用的通用 LSI。因为不是针对某一顾客而特别定制的芯片,所以作为通用器件(标准器件)具有可提供给不同客户的优势。

No.3 CPLD

Complex PLD,复杂可编程逻辑器件

CPLD 是指将多个小规模 SPLD 作为基本逻辑块,再通过开关连接而成的中规模(大规模)PLD,因为单纯扩大AND-OR 阵列规模会导致资源浪费。CPLD逻辑部分的延迟时间和开关部分的延迟时间比较固定,因此设计较为容易。

No.4  DLL

Delay-Locked Loop,延迟锁定环

DLL 的基本功能和 PLL 的相同:可以实现零传输延迟;可以为分散逻辑门阵列。

No.5 IP

Intellectual Property,设计资产

IP 本来的意思是知识产权,而在半导体领域,CPU 核、大规模宏单元等功能模块被称为IP(设计资产)。使用经过验证的成品功能模块(IP),比重新设计电路更高效且可以缩短开发周期。为了和固件、中间件等软件IP区别开来,电路 IP 也被称为“硬 IP”或“IP 核”。

No.6 LUT

Look-up Table,查找表

通过将函数的真值表存放在少量内存单元中来实现组合逻辑电路功能的模块称为 LUT。直接用电路的方式实现复杂函数,产生的电路可能会存在面积过大或速度过低等问题,而基于 LUT 的实现方式则有可能解决这些问题。

No.7 LVDS

Low Voltage Differential Signaling,低电压差分信号

LVDS 是一种使用差分方式传输低电压、小振幅信号的接口技术。该数字传输标准可以达到数百

  • 0
    点赞
  • 14
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值