通讯干扰与RC滤波

本文重点说明:数据波形的上升下降时间对DAC输出的影响

一、试验电路组成

             使用软件的数据发生器配置地址0000数据为10101001,地址0001数据为01010110,2个地址循环输出数据到8 Bit的DAC里面,VDD为5V,理论上应该是3.3V和1.68V的方波循环,

,若R=1kohm,C=0.1nF,则,-3dB截止点在503Hz,数据传输频率是500Hz

 通过图一仿真,DAC输出稳定,理论与仿真符合。

                                            图一

 若R=1kohm,C=1nF,-3dB截止点在159Hz,数据传输频率保持500Hz,从图二看,D7输出已经开始有干扰,但下降沿和上升沿仍陡峭,没有变形,DAC输出仍是稳定的

                                  图 二

若R=1kohm,C=10nF,-

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值