veriloy期中考试有关知识要点考查1(详解版)

1.什么是信号处理电路?它通常由哪两大部分组成?
    信号处理电路是进行一些复杂的数字运算和数据处理,并且又有实时响应要求的电路。它通常由高速数据通道接口和高速算法电路两大部分组成。

2.为什么要设计专用的信号处理电路?
   因为有的数字信号处理对时间的要求非常苛刻,以至于用高速的通用处理器也无法在规定的时间内完成必要的运算。微处理器芯片中的内部总线和运算部件也是为通用目的而设计,即使是专为信号处理而设计的通用微处理器,因为它的通用性也不可能为某一特殊的算法来设计一系列的专用的运算电路,而且其内部总线的宽度也不能随便的改变,只有通过改变程序,才能实现这个特殊的算法,因而其算法速度也受到限制,所以要设计专用的信号处理器。

3.什么是实时处理系统?
    实时处理系统是具有实时响应的处理系统。

4.为什么要用硬件描述语言来设计复杂的算法逻辑电路? 
   因为现代复杂数字逻辑系统的设计都是借助于EDA工具完成的,无论电路系统的仿真和综合都需要掌握硬件描述语言。

5.能不能完全用C语言来代替硬件描述语言进行算法逻辑电路的设计?
   不能,因为基础算法的描述和验证通常用C语言来做。如果要设计一个专用的电路来进行这种对速度有要求的实时数据处理,除了以上C语言外,还须编写硬件描述语言进行仿真以便从电路结构上保证算法能在规定的时间内完成,并能通过与前端和后端的设备接口正确无误的交换数据(可综合)。

6.为什么在算法逻辑电路的设计中需要用C语言和硬件描述语言配合使用来提
高设计效率?
   首先C语言很灵活,查错功能强,还可以通过PLI编写自己的系统任务,并直
接与硬件仿真器结合使用。C语言是目前世界上应用最为广泛的一种编程语言,因而C程序的设计环境比VerilogHDL更完整,此外,C语言有可靠的编译环境,语法完备,缺陷较少,应用于许多的领域。比较起来,Verilog语言只是针对硬件描述的,在别处使用并不方便。而用Verilog的仿真,综合,查错等大部分软件都是商业软件,与C语言相比缺乏长期大量的使用,可靠性较差,亦有很多缺陷。所以只有在C语言的配合使用下,Verilog才能更好地发挥作用。C语言与VerilogHDL语言相辅相成,互相配合使用。这就是即利用C语言的完整性又要结合Verilog对硬件描述的精确性,来更快更好地设计出符合性能要求的硬件电路系统,从而来提高效率。

7.什么是硬件描述语言?它的主要作用是什么?
   硬件描述语言是一种用形式化方式来描述数字电路和系统的语言。它的主要作用是:数字电路系统的设计者利用这种语言可以用上层到下层(从抽象到具体)逐步描述自己的设计思想,用一系列分层次的模块来表示及其复杂的数字系统。

8.目前世界上符合IEEE标准的硬件描述语言有哪两种?它们各有什么特点?
    符合IEEE标准的硬件描述语言是VerilogHDL和VHDL两种。

    它们的共同特点是:能够形式化地抽象表示电路的行为和结构;支持逻辑设计中层次与范围的描述;可借用高级语言的精巧结构来简化电路行为的描述;具有电路仿真与验证机制以保证设计的正确性;支持电路描述由高层到底层的综合转换;硬件描述与实现工艺无关;便于文档管理;易于理解和设计重用。不同点在于VerilogHDL是一种非常容易掌握的硬件描述语言,而VHDL掌握起来就比较困难。

9.什么情况下需要采用硬件描述语言的设计方法?
   在对逻辑电路及系统的设计的时间要求很短的情况下需要采用硬件描述语言的
设计方法。

10.采用硬件描述语言设计方法的优点是什么?有什么缺点?
   优点是:与工艺无关。这使得工程师在功能设计,逻辑验证阶段,可以不必过多
考虑门级及工艺实现的具体细节,只需要利用系统设计时对芯片的要求,施加不
同的约束条件,即可设计出实际电路。
缺点是:需要响应的EDA工具,而EDA工具的稳定性需要进一步的在工程中
提升。

11.简单叙述一下利用EDA工具并采用硬件描述语言的设计方法和流程?
   采用自顶向下的设计方法:从系统级开始把系统划分为基本单元,然后再把每个
基本单元划分为下一层次的基本单元,一这样做下去,直到可以接用 EDA
元件库中的基本元件来实现为止。其基本流程主要由两大功能部分组成:(1)
设计开发,即从编写设计文档-综合-布局布线-电路生产这样一序列步骤。(2)
设计验证,也就是进行各种仿真的一序列步骤,如果在仿真过程中发现问题就返
回设计输入进行修改。

12.硬件描述语言可以用哪两种方式参与复杂数字电路的设计?
复杂数字电路的设计和复杂数字电路的仿真验证。(自顶向下+自底向上?)

13.用硬件描述语言设计的数字系统需要经过哪些步骤才能与具体的电路相对
应?
   编写设计文件;功能仿真;优化,布局布线;布线后门级仿真。

14.为什么说用硬件描述语言设计的数字逻辑系统下具有很大的灵活性并可以映
射到任何工艺的电路上?
    硬件描述语言的设计具有与工艺无关性。这使得工程师在功能设计,逻辑验证阶
段,可以不必过多考虑门级及工艺实现的具体细节,只需要利用系统设计时对芯
片的要求,施加不同的约束条件,即可设计出实际电路。

15.软核是什么?虚拟器件是什么?它们的作用是什么?
    把功能经过验证的,可综合的,实现后电路结构总门数在5000门以上的Verilog
HDL模型称为软核。而把由软核构成的器件称为虚拟器件。可重用性,缩短设
计周期、加快复杂电路的设计。

16.集成电路行业中IP的含义是什么?固核是什么?硬核是什么?与软核相比
它们各有什么特点?各适合于什么场合?
   在集成电路行业中IP 是指知识产权(Intellectual Property)。把在某一现场可
编程门阵列器件上实现的经验证是正确的,总门数在5000门以上的电路结构编
码文件称为固核。把在某一专用集成电路工艺的器件上实现的经验证时正确的总
门数在5000门以上的门电路结构版图掩膜称为硬核。
在工具实现手段和工艺技术尚未确定的逻辑设计阶段,IP核具有很大的灵活性,
很容易借助EDA工具与其他外部逻辑结合为一体。相比之下固核和硬核与其他
外部逻辑结合为一体的灵活性要差很多。

17.简述Top_Down设计方法和硬件描述语言的关系?
    Top_Down的设计方法是首先从系统设计入手,从顶层进行功能划分和结构设计。
系统的总体仿真是顶层进行功能划分的重要环节,此设计与工艺无关,..而该过
程需要采用硬件描述语言的方法。

18.System Verilog与Verilog有什么关系?适合于何种设计?
    System Verilog 是Verilog 语言的拓展和延伸。Verilog适合系统级,算法级,寄
存器级,逻辑级,门级,电路开关级设计,而System Verilog 更适合于可重用
的可综合IP和可重用的验证用IP设计,以及特大型基于IP的系统级设计和验
证。

19.构成模块的关键词是什么?
module , endmodule。

20.为什么说可以用Verilog 构成非常复杂的电路结构?
    因为Verilog可描述顺序执行和并行执行的程序结构;用延迟表达式或事件表达
式来明确的控制过程的启动时间;通过命名的事件来触发其它过程里的激活行为
或停止行为;提供了条件如if-else,case等循环程序结构;提供了可带参数且
非零延续时间的任务程序结构;提供了可定义新的操作符的函数结构;提供了用
于建立表达式的算术运算符,逻辑运算符,位运算符;VerilogHDL语言作为一
种结构化的语言非常适用于门级和开关级的模型设计;
提供了一套完整的表示组合逻辑的基本元件的原话;提供了双向通路和电阻器件
的原话;可建立MOS器件的电荷分享和电荷衰减动态模型VerilogHDL的构造
性语句可以精确地建立信号的模型;

21.为什么可以用比较抽象的描述来设计具体的电路结构?
   因为VerilogHDL是适合数字系统设计的语言,能从行为和结构两方面抽象描述
设计电路结构,包括系统级、算法级、RTL级+门级、开关级。

22.是否任意抽象的符合语法的Verilog 模块都可以通过综合工具转变为电路结
构?
    不能。不仅要符合Verilog语法,还要符合基本电路规则的Verilog 模块才可以
通过综合工具转变为电路结构。

23.什么叫综合?
   通过综合工具把行为级描述的模块通过逻辑网表自动转化为门级电路形式的模
块叫综合。

24.通过综合产生的是什么?产生的结果有什么用处?
   产生的是由与门,或门和非门组成的加法器,比较器等组合逻辑。产生的模块很
容易与某种工艺的基本元件逐一对应起来,再通过布局布线工具自动地转变为某
种工艺的电路布线结构。

25.仿真是什么?为什么要仿真?
    仿真是对电路模块进行动态的全面测试。通过观察测试模块的输出信号是否符合
要求,可以调试和验证逻辑系统的设计和结构准确与否,并发现问题及时修改。

  • 2
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 1
    评论
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值