输入输出系统

第五章 输入输出系统

本章重点分析1/0设备与主机交换信息的三种控制方式**(程序查询、中断和DMA)及其相应的接口功能和组成**

5.1 概述

5.1.1 输入输出系统的发展情况

1. 早期阶段——了解即可
  • 每个1/0设备都必须配有一套独立的逻辑电路与CPU相连
    • 特点:线路十分散乱、庞杂。
2. 接口模块和DMA阶段
  • 接口模块:相当于 总线 + 程序查询 \ 中断查询

  • DMA:直接存储器存取(Direct Memory Access, DMA)

    • 特点:是1/0设备与主存之间有一条直接数据通路,I/O设备可以与主存直接交换信息,
3. 具有通道结构的阶段——了解即可
  • 采用1/0通道的方式来进行数据交换

概述说的就是,我们要学会的是,程序查询、中断和DMA)及其相应的接口功能和组成

5.1.2 输入输出系统的组成

1. I/0软件
  • I/O指令
  • 通道指令
2. I/O硬件
  • 接口模块
  • I/O设备

简而言之:了解即可

5.1.3 I/O设备与主机的联系方式

这里的联系方式就是,I/O设备与主机交换信息

简而言之,信息怎么从I/O设备传输到主机的

1. I/O设备编址方式
  • 同一编址:统一编址就是将1/0地址看做是存储器地址的一部分。
    • 特点:占用了存储空间,减少了主存容量,但无须专 用的I/O指令。
  • 不同一编址:不统一编址就是指1/0地址和存储器地址是分开的,所有对 I/O 设备的访问必须有专用的1/0指令。
    • 特点:由于不占用主存空间,故不影响主存容量,但需设I/O专用指令。
2. 设备寻址
  • 由于每台设备都赋予一个设备号,因此,当要启动某一设备时,可由I/O指令的设备码字段直接指出该设备的设备号。
3. 传送方式
  • 并行传送:在同一瞬间,n位信息同时从CPU输出至I/O设备,或由I/O设备输人到CPU
    • 特点:送速度较快,但要求数据线多
  • 串行传送:若在同一瞬间只传送一位信息,在不同时刻连续逐位传送一串信息
    • 特点:传送速度较慢,但它只需一根数据线和一根地线。
4. 联络方式
  • 立即响应方式:只要CPU 的1/0指令一到,它们便立即响应,故这种设备无须特殊联络信号,称为立即响应方式。
    • 使用场景:对于一些工作速度十分缓慢的I/O设备
  • 异步工作采用应答信号联络:种方式在交换信息前,I/O设备与CPU各自完成自身的任务,一旦出现联络信号,彼此才准备交换信息。
    • 使用场景:当I/O设备与主机工作速度不匹配时,通常采用异步工作方式。
  • 同步工作采用同步时标联络:同步工作要求I/O设备与CPU的工作速度完全同步

简而言之:同步 +异步 + 立即响应,这里说明一下,立即响应并不等于同步!

5. I/O设备与主机的连接方式
  • 辐射式
  • 总线式

5.1.4 I/O设备与主存信息传送的控制方式

  • 程序查询方式:由CPU通过程序不断查询I/O设备是否己做好准备,从而控制I/O设备与主机交换信息。
    • 特点:由这个查询过程可见,只要一启动I/O设备,CPU便不断查询I/O设备的准备情况,从而终止了原程序的执行。犹如就地”踏步”

简而言之:就是CPU问I/O设备:“到底要不要传信息呀?”

  • 程序中断方式:当I/O设备准备就绪并向 CPU发出中断请求后才予以响应
    • 特点:这种方式和CPU与1/0设备是串行工作的程序查询方式相比 , CPU的资源得到了充分的利用。

简而言之:CPU自己去干自己的事,而I/O设备自己准备好了,就对CPU说:“我好了,我们俩个一起玩吧!”,然后CPU就放下手头工作,和I/O设备一起了。

  • MDA 方式:I/O设备能直接与主存交换信息而不占用CPU,
    • 几种特殊情况的处理
      • DMA和CPU同时访问主存:CPU总是将总线占有权让给DMA,通常把DMA的这种占有称为窃取或挪用
        • 这个周期是是存取周期

简而言之:I/O自己去玩了,不打扰正在工作的CPU了。

5.2 I/O设备

略…

5.3 I/O 接口

5.3.1 概述

接口可以看做是两个系统或两个部件之间的交接部分,它既可以是两种硬设备之间的连接 电路,也可以是两个软件之间的共同逻辑边界。

5. 3.2 接口的功能和组成

1. 总线连接方式的I/O接口电路
  • 基本组成
    • 数据线数据线是1/0设备与主机之间数据代码的传送线,其根数一般等于存储字长的位数或字符 的位数,它通常是双向的,也可以是单向的。
    • 状态线状态线是将I/O设备的状态向主机报告的信号线
    • 命令线:命令线主要用以传输CPU向设备发出的各种命令信号,如启动、清除、屏蔽、读、写等。
    • 设备选择线:设备选择线是用来传送设备码的,它的根数取决于1/0指令中设备码的位数
      • 地址线:如果把设备 码看做是地址号,那么设备选择线又可称为地址线。
2. 接口的功能和组成
  • 选址功能:由于I/O总线与所有设备的接口电路相连,但CPU究竟选择哪台设备,还得通过设备选择线上的设备码来确定
    • 就是设备选择线的功能
  • 传送命令的功能:当CPU向I/O设备发出命令时,要求I/O设备能做出响应,
    • 就是命令线
  • 传送数据的功能:数据必须通过接口才能实现主机与I/O设备之间 的传送
    • 就是数据线
  • 反映I/O设备工作状态的功能:使CPU能及时了解各1/0设备的工作状态
    • 就是状态线

简而言之:所具有的结构体现功能

5.3.3 接口类型

  • 按数据传送方式分类
    • 并行接口:将一个字节(或一个字)的所有位同时传送
    • 串行接口:在设备与接口间一位一位传送
  • 按功能选择的灵活性分类
    • 可编程接口:功能及操作方式可用程序来改变或选择
    • 不可编程接口:不能由程序来改变其功能,但可通过硬连线逻辑来实现不同的功能
  • 按通用性分类有通用接口和专用接口
    • 通用接口:供多种,I/O设备使用
    • 专用接口:类外设或某种用途专门设计的。列如苹果【狗头】
  • 按数据传送的控制方式分类
    • 有程序型接口:用于连接速度较慢的I/O设备
    • DMA型接口:用于连接高速I/O设备

简而言之:了解即可

5.4 程序查询方式

5.4.1 程序查询方式

上文以及介绍过这就不多赘述

5.4.2 程序查询方式的接口电路

请添加图片描述

程序查询方式接口电路(输人)的基本组成
  • 基本概念

    • SEL 有效,可以接收命令:当前设备选择正确的电路
    • 数据缓冲寄存器用于存放欲传送的数据
    • D是完成触发器:完成为1,不完成为0
    • B是工作触发器:工作为1,不工作为0
  • 工作方式请添加图片描述

5.5 程序中断方式

5.5.1 中断的概念

计算机在执行程序的过程中,当出现异常情况或特殊请求时,计算机停止现行程序的运行, 转向对这些异常情况或特殊请求的处理,处理结束后再返回到现行程序的间断处,继续执行原程 序,这就是“中断"

  • 作用:中断是现代计算机能有效合理地发挥效能和提高效率的一个十分重要的功能。通常又把实现这种功能所需的软硬件技术统称为中断技术。

5.5.2 I/O中断的产生

简而言之:没有 I/O中断,有很多现行问题解决不了

  • 中断解决了那些问题
    • 提高计算机的整机效率
    • 应付突发事件
    • 实时控制

5.5.3 程序中断方式的接口电路

1. 中断请求触发器和中断屏蔽触发器

基本概念

  • 中断请求触发器INTR:当其为“1”时,表示该设备向CPU提出中断请求。
  • 完成触发器D:设备欲提出中断请求时,其设备本身必须准备就绪
  • 中断屏蔽触发器MASK:当多个中断源向CPU提出中断请求时.CPU 必须坚持一个原则,即在任何瞬间只能接受一个中断源的请求。接收级别最高的,其他用MASK屏蔽。
2. 排队器

当多个中断源同时向 CPU提出请求 时, CPU只能按中断源的不同性质对其排队,给予不同等级的优先权,并按优先等级的高低予以响应。

3.中断向量地址形成部件(设备编码器)

5.5.4 I/O中断处理过程

1. CPU响应中断的条件和时间
  • 条件:PU中的允许中断触发器EINT为 “1"。
  • 时间:CPU响应 中断的时间一定是在每条指令执行阶段的结束时刻。
2. I/O中断处理过程
  • **中断请求、中断判优、中断响应、中断服务和 中断返回**5个阶段

5.5.5 中断服务程序的流程

保护现场、中断服务、恢复现场和中断返回。

1. 保护现场
  • 保存程序的断点

  • 保存通用寄存器和状态寄存器的内容

    5.6 DMA 方式

5.6.1 DMA方式的特点

上面已经介绍过了,这里不多赘述

5.6.2 DMA接口的功能和组成

请添加图片描述

简单的DMA接口组成原理图
  • 基本概念
    • 主存地址寄存器(AR)
      • AR用于存放主存中需要交换数据的地址。
    • 宇计数器(WC)
      • WC用于记录传送数据的总字数,通常以交换字数的补码值预置。
    • 数据缓冲寄存器(BR)
      • BR用于暂存每次传送的数据。
    • DMA控制逻辑
      • DMA控制逻辑负责管理DMA的传送过程,由控制电路、时序电路及命令状态控制寄存器等组成。
    • 中断机构
      • 当字计数器溢出(全“0”)时,表示一批数据交换完毕,由 “溢出信号“通过中断机构向CPU提出中断请求,请求CPU作DMA操作的后处理。
    • 设备地址寄存器(DAR)
      • DAR存放I/O设备的设备码或表示设备信息存储区的寻址信息,如磁盘数据所在的区号、 盘面号和柱面号。

5.6.4 DMA接口的类型

  • 选择型DMA接口
  • 多路型DMA接口
  • 2
    点赞
  • 2
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值