创龙TI KeyStone C66x多核定点/浮点DSP TMS320C665x 的JTAG接口、串口

广州创龙结合TI KeyStone系列多核架构TMS320C665x及Xilinx Artix-7系列FPGA设计的TL665xF-EasyEVM开发板是一款DSP+FPGA高速大数据采集处理平台,其底板采用沉金无铅工艺的6层板设计,适用于高端图像处理、软件无线电、雷达声纳、高端数控系统、机器视觉等高速数据处理领域。核心板在内部通过uPP、EMIF16、SRIO通信接口将DSP与FPGA结合在一起,组成DSP+FPGA架构,实现了需求独特、灵活、功能强大的DSP+FPGA高速数据采集处理系统。

TL665xF-EasyEVM开发板引出CPU全部资源信号引脚,二次开发极其容易,降低了开发难度和时间成本,让产品快速上市,及时抢占市场先机。创龙不仅提供丰富的Demo程序,还提供DSP核间通信、DSP与FPGA间通讯开发教程以及全面的技术支持,协助客户进行底板设计和调试以及多核软件开发。

JTAG接口

开发板引出3个JTAG接口,DSP端2个(CON5:MIPI、CON6:TI Rev B JTAG),FPGA端1个(CON8:FPGA JTAG),硬件及引脚定义如下图:

串口

开发板上共引出了3个串口,分别是CON9、CON10和CON12。DSP端2个,CON9是UART0,使用CH340转成Micro USB接口;CON10是UART1,为RS485串口。FPGA端1个,CON12是UART,使用CH340转成Micro USB接口,硬件及引脚定义如下图:

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值