同步复位和异步复位

同步复位:同步复位仅在有效的时钟沿对触发器复位,该复位信号经过组合逻辑馈送到触发器的D输入端。

同步复位的优缺点:

    1) 优点:同步复位可以保证100%同步,可以对小的复位毛刺滤波。

                   同步复位可以在时钟周期之间,对逻辑等式产生的毛刺进行滤波。

  1. 有利于仿真器的仿真
  2. 可以使所设计的系统成为100%的同步时序电路,这便大大有利于时序分析,而且综合出来的fmax一般较高。
  3. 因为他只有在时钟有效电平到来时才有效,所以可以滤除高于时钟频率的毛刺

    2)缺点:同步复位需要脉冲展宽,用以保证时钟有效期间有足够的复位宽度。

                  同步复位将复位信号经过组合逻辑馈送到数据输入端,增加了数据通道使用组合逻辑门数和复位信号有相应的时延;      

             a、复位信号的有效时长必须大于时钟周期,才能真正被系统识别并完成复位任务。同时还要考虑,诸如:clk skew,组合逻                     辑路径延时,复位延时等因素。

             b、由于大多数的逻辑器件的目标库内的DFF都只有异步复位端口,所以,倘若采用同步复位的话,综合器就会在寄存器的                     数据输入端口插入组合逻辑,这样就会耗费较多的逻辑资源。

             C. An active clock is essential for a synchronous reset design. Hence you can expect more power consumption.

 

异步复位:它是指无论时钟沿是否到来,只要复位信号有效,就对系统进行复位

异步复位优点:

  1. 、最大优点是只要综合工具工艺库有可异步复位的触发器,那么该触发器的数据输入通道就不需要额外的组合逻辑;
  2. 、电路在任何情况下都能复位而不管是否有时钟出现。
  1. 大多数目标器件库的dff都有异步复位端口,因此采用异步复位可以节省资源
  2. 设计相对简单。
  3. 异步复位信号识别方便
  4. Clocking scheme is not necessary for an asynchronous design. Hence design consumes less power. Asynchronous design style is also one of the latest design options to achieve low power. Design community is scrathing their head over asynchronous design possibilities.

异步复位缺点:

  1. 、最大的问题在于它属于异步逻辑,问题出现在复位释放时,而不是有效时,如果复位释放接近时钟有效沿,则触发器的输出可能进入亚稳态,从而使复位失败。
  2. 、可能因为噪声或者毛刺造成虚假复位信号,
  3. 、对异步复位INS静态定时分析比较困难。
  4. 、对于DFT(DESING FOR TEST)设计,如果复位信号不是直接来自于I/O引脚,在DFT扫描和测试时,复位信号必须被禁止,因此需要额外的同步电路。
  • 2
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值