
FPGA
Autumn_He
这个作者很懒,什么都没留下…
展开
-
Xilinx Vivado的使用详细介绍(3):使用IP核
原文链接。 https://blog.csdn.net/jzj1993/article/details/45533783IP核(IP Core)Vivado中有很多IP核可以直接使用,例如数学运算(乘法器、除法器、浮点运算器等)、信号处理(FFT、DFT、DDS等)。IP核类似编程中的函数库(例如C语言中的printf()函数),可以直接调用,非常方便,大大加快了开发速度。使用Veri...转载 2018-04-17 18:01:48 · 4453 阅读 · 0 评论 -
Xilinx Vivado的使用详细介绍(2):综合、实现、管脚分配、时钟设置、烧写
原文链接。 https://blog.csdn.net/jzj1993/article/details/45533769修改器件型号新建工程时选择过器件型号,如果新建好工程后需要修改型号,可以选择菜单Tools - Project Settings。弹出窗口中,点击Project Device右侧的按钮,即可选择器件型号。综合(Synthesis)综合类似于编程中的编译...转载 2018-04-17 18:01:36 · 14003 阅读 · 0 评论 -
Xilinx Vivado的使用详细介绍(1):创建工程、编写代码、行为仿真、Testbench
原文链接。 https://blog.csdn.net/jzj1993/article/details/45533729新建工程打开Vivado软件,直接在欢迎界面点击Create New Project,或在开始菜单中选择File - New Project即可新建工程。点击Next输入工程名称和路径。选择RTL Project,勾选Do not specify....转载 2018-04-17 18:01:21 · 1945 阅读 · 1 评论 -
Xilinx IP核使用(一)--FIFO
今天在将SRIO的数据存入FIFO后,然后把FIFO中的数据不断送入FFT进行运算时,对于几个控制信号总产生问题。所以单独对FIFO进行了仿真。原来感觉FIFO的几个参数端口一目了然啊,还需要什么深入了解吗,在实验发生问题才知道当时的想法多么幼稚啊。下面对xilixn FIFO核进行下简单说明,配上仿真时序图和源代码,描述的还是比较清晰的。希望对和我一样刚接触FPGA不久的同学能有一点点帮助^...转载 2017-09-19 17:41:15 · 2801 阅读 · 0 评论