数字电子钟设计制作——数字逻辑课程设计 Verilog HDL CPLD

目的:

1.进一步掌握数字电子技术的理论知识,培养工程设计能力和综合分析问题、解决问题的能力;

2.基本掌握常用电子电路的一般设计方法,提高电子电路的设计和实验能力;

3.掌握复杂可编程逻辑器件CPLD的原理及使用方法;

4.掌握Verilog HDL硬件描述语言的一般语法规则,学会设计方针CPLD器件,了解CPLD的烧写过程;

5.熟悉并学会选用电子元器件,为以后从事科研和生产工作打下一定的基础。

 

内容:

用Verilog HDL对CPLD进行编程,并增加适当的电子元件,设计一个数字电子时钟电路,要求

1.具有“时”“分”的数字显示功能,并可以进行时间校准

2.用发光二极管设计一个“表盘”,通过对应发光二极管的依次点亮来模拟表盘显示时间。

 

资源

大家自行下载吧

https://download.csdn.net/download/baidu_41907100/12431126

  • 0
    点赞
  • 8
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 1
    评论
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

Cherish_lii

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值