自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(3)
  • 收藏
  • 关注

原创 SERDER/GT

TX 数据路径有两个用于 PCS 的内部并行时钟域:PMA 并行时钟域(XCLK)和 PCS 并行时钟域(TXUSRCLK), 如果要传输数据,XCLK 速率必须与 TXUSRCLK 速率匹配,并且必须解决两个时钟域之间的相位差。进入均衡器以后进入高速ADC,就外部模拟信号转成数字信号,进入SIPO(串行数据转并行数据),然后进入COMMA Detect and align (K码检测和数据对齐),进入8b/10b decoder (8b/10b)解码,进入。PMA数据预/后加重,进行驱动,幅度调整。

2024-07-04 15:52:44 283

原创 16位数据转128位数据

思维逻辑很简单,看仿真。valid_out计数到7的时候拉高一次即可。仿真代码输入数据产生随机数据对比数据转换是否正确。

2024-07-04 10:58:26 299

原创 wire 和 reg

在连续赋值语句assign中,表达式右侧的计算结果可以立即更新到表达式的左侧,可以理解为逻辑之后直接连接了一条线,这个逻辑对应于表达式的右侧,这条线对应于wire;型表示的寄存器类型,用于always模块内被赋值的信号,且必须定义为reg型,代表触发器,常用于时序逻辑电路,reg相当于存储单元,默认初始值是x。型数据常用来表示以assign关键字指定的组合逻辑信号,模块的输入输出端口类型都默认为wire型,wire相当于物理连线,默认初始值是z。出现在端口列表中的信号是端口信号,其它的信号为内部信号。

2024-05-29 14:50:15 432

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除