数字电子技术复习

Chapter 1 逻辑代数基础

知识点纲要

  1. 掌握逻辑代数的三种基本运算、五种复合运算(逻辑定义、表达 式、真值表、逻辑符号、混合逻辑)
  2. 掌握逻辑代数的公式、定理和规则
  3. 掌握逻辑函数的几种表示方法及其相互转换,包括真值表、逻辑表达 式、逻辑图、最小项表达式、卡诺图
  4. 熟练掌握逻辑函数的两种化简方法(代数法、卡诺图法)
  5. 掌握用与非门、或非门、与或非门实现逻辑函数的方法

Point 1

逻辑代数的三种基本运算

  • 与运算
    逻辑定义:只有决定事物结果的全部条件同时具备的时候,结果才发生
    表达式 Y = a ⋅ b Y=a\cdot b Y=ab
    真值表
ABY
000
010
100
111

逻辑符号:‘ ⋅ \cdot

  • 或运算
    逻辑定义:在决定事物结果的诸多条件中只要满足一个,结果就会发生
    表达式 Y = A + B Y=A+B Y=A+B
    真值表
ABY
000
011
101
111

逻辑符号:’ + + +

  • 非运算
    逻辑定义:只要条件具备了,结果便不会发生,而结果不具备,结果一定发生
    表达式 Y = A ‾ Y=\overline{A} Y=A
    真值表
AY
01
10

逻辑符号:‘ − -

五种复合逻辑运算

  • 与非
    表达式 Y = a ⋅ b ‾ Y=\overline{a\cdot b} Y=ab
    真值表
ABY
001
011
101
110

逻辑符号:‘ ⋅ ‾ \overline{\cdot}

  • 或非
    表达式 Y = A + B ‾ Y=\overline{A+B} Y=A+B
    真值表
ABY
001
010
100
110

逻辑符号:‘ + ‾ \overline{+} +

  • 与或非
    表达式 Y = A ⋅ B + C ⋅ D ‾ Y=\overline{A\cdot B+C\cdot D} Y=AB+CD
    真值表:略
  • 异或
    表达式 Y = A ⨁ B Y=A\bigoplus B Y=AB
    真值表
ABY
000
011
101
110
  • 同或
    表达式 Y = A ⨀ B Y=A\bigodot B Y=AB
    真值表
ABY
001
010
100
111

Point 2

重要公式

分配律: A + B ⋅ C = ( A + B ) ⋅ ( A + C ) A+B\cdot C=(A+B)\cdot (A+C) A+BC=(A+B)(A+C)
反演律: A ⋅ B ‾ = A ‾ + B ‾ , A + B ‾ = A ‾ ⋅ B ‾ \overline{A\cdot B}=\overline{A}+\overline{B},\overline{A+B}=\overline{A}\cdot\overline{B} AB=A+BA+B=AB
常用公式
A + A ⋅ B = A , A ⋅ ( A + B ) = A A+A\cdot B=A ,A\cdot (A+B)=A A+AB=A,A(A+B)=A
A + A ‾ B = A + B A+\overline{A}B=A+B A+AB=A+B
A ⋅ B + A ‾ ⋅ C + B ⋅ C = A ⋅ B + A ‾ ⋅ C A\cdot B+\overline{A}\cdot C+B\cdot C=A\cdot B+\overline{A}\cdot C AB+AC+BC=AB+AC

基本定理

带入定理:在任一含有某个变量的等式中,若用另一个逻辑式代入式中所有变量的这个位置,等式仍然成立
反演定律:对任意一个逻辑式Y,若将其中所有的‘.’换成‘+’,‘+’换成‘.’,0换成1,1换成0,原变量换成反变量,反变量换成原变量,则得到的结果换成 Y ‾ \overline{Y} Y
对偶定律:若两逻辑式相等,则其对偶式(即对一个式子进行反演),也相等

Point 3

  1. 真值表
  2. 逻辑函数式
  3. 逻辑图
  4. 卡诺图

Chapter 2 门电路

知识点纲要

  1. 了解TTL门电路(反相器)的电路结构、工作原理及有关特性(输入特性、输出特性、电压传输特性、输入负载特性)和参数(UOH、UOL、UTH、IIS、IIH)
  2. 了解CMOS门电路(反相器)的电路结构、工作原理及有关特性(输入特性、输出特性、电压传输特性、输入负载特性)和参数(UOH、UOL、UTH、IIS、IIH)
  3. 掌握几种特殊结构的门电路的电路结构、工作原理及其应用(OC门、TSL门、TG门、模拟开关)

Point 1

TTL门电路

输入负载特性

  1. 输入端短地相当于接低电平
  2. 输入端电阻小于1K相当于接低电平
  3. 输入端电阻大于1K相当于接高电平
  4. 输入端悬空相当于接高电平

芯片举例:7400与非门

Point 2

CMOS门电路

芯片举例:CC4016双向模拟开关

Point 3

特殊门电路

集电极开路门(OC门):可以用于实现线与
在这里插入图片描述
L = L 1 ⋅ L 2 = A B ‾ ⋅ C D ‾ L=L_1\cdot L_2=\overline{AB}\cdot \overline{CD} L=L1L2=ABCD

三态门(TS门)

  1. 组成单向总线,实现信号的分时单向传送;
  2. 组成双向总线,实现信号的分时双向传送
    在这里插入图片描述
    { L = A ⋅ B ‾ E N ‾ = 0 高 阻 态 E N ‾ = 1 \begin{cases}L=\overline{A\cdot B}&\overline{EN}=0\\高阻态&\overline{EN}=1\end{cases} {L=ABEN=0EN=1
    传输门(TG门):电压控制电压传输
    在这里插入图片描述
    { V o = V i C = 1 高 阻 态 C = 0 \begin{cases}V_o=V_i&C=1\\高阻态&C=0\end{cases} {Vo=ViC=1C=0
    模拟开关(SW门)
    在这里插入图片描述
    { V o = V i C = 1 高 阻 态 C = 0 \begin{cases}V_o=V_i&C=1\\高阻态&C=0\end{cases} {Vo=ViC=1C=0

Chapter 3 组合逻辑电路

知识点纲要

  1. 正确理解各种常用组合逻辑电路的逻辑功能,包括编码器、译码器、数据选择器、加法器、大小比较器、奇偶校验器
  2. 掌握几块集成中规模组合逻辑电路的逻辑功能及应用(74LS138、74LS283、74LS153 、74LS151、74LS148、74LS85)

Point 1 数据选择器(74LS153,74LS151)

四选一数据选择器(74LS153)

在这里插入图片描述
在这里插入图片描述
逻辑函数值
Y = S ‾ ‾ ( A 1 ‾ A 0 ‾ D 0 + A 1 ‾ A 0 D 1 + A 1 A 0 ‾ D 2 + A 1 A 0 D 3 ) Y=\overline{\overline{S}}(\overline{A_1} \overline{A_0}D_0+\overline{A_1}{A_0}D_1+A_1\overline{A_0}D_2+A_1A_0D_3) Y=S(A1A0D0+A1A0D1+A1A0D2+A1A0D3)
真值表

$ \overline S$D A 1 A_1 A1 A 0 A_0 A0Y
1 × \times × × \times × × \times ×0
0 D 0 D_0 D000 D 0 D_0 D0
0 D 1 D_1 D101 D 1 D_1 D1
0 D 2 D_2 D210 D 2 D_2 D2
0 D 3 D_3 D311 D 3 D_3 D3

八选一数据选择器(74LS151)

在这里插入图片描述

逻辑函数
Y = { 0 S = = 1 ∑ i = 0 7 D i m i S = = 0 Y=\begin{cases}0&S==1\\\sum_{i=0}^{7}D_im_i&S==0\end{cases} Y={0i=07DimiS==1S==0
真值表
在这里插入图片描述

Point 2编码器

三位二进制优先编码器(74LS148)

在这里插入图片描述
逻辑函数
在这里插入图片描述
真值表
在这里插入图片描述
其中: S T ‾ \overline{ST} ST为低电平时工作, Y S Y_S YS为使能输出端,通常级联低位芯片的使能端。 Y S Y_S YS S T ‾ \overline{ST} ST配合可以实现多级编码器之间的优先级别的控制。 Y E X ‾ \overline{Y_{EX}} YEX为扩展输出端,是控制标志,0表示是编码输出; 1表示不是编码输出。
拓展
集成3位二进制优先编码器74LS148的级联
在这里插入图片描述

8421 BCD码优先编码器(74LS147)

在这里插入图片描述
逻辑函数
在这里插入图片描述
真值表
在这里插入图片描述

Point 3 译码器

集成二进制译码器(74LS138)

在这里插入图片描述
逻辑函数
Y i = m i S 1 S 2 S 3 ‾ ‾ ‾ Y_i=\overline{m_iS_1\overline{\overline{S_2S_3}}} Yi=miS1S2S3
在这里插入图片描述
真值表
在这里插入图片描述

Point 4加法器

  1. 半加器:能对两个1位二进制数进行相加而求得和及进位的逻辑电路称为半加器

在这里插入图片描述
2. 全加器:能对两个1位二进制数进行相加并考虑低位来的进位,即相当于3个1位二进制数相加,求得和及进位的逻辑电路称为全加器
在这里插入图片描述
在这里插入图片描述
3. 可以实现多位二进制数相加的电路称为加法器

集成二进制四位超前加法器(74LS283)

在这里插入图片描述
逻辑函数
在这里插入图片描述
其中 C 0 − 1 C_{0-1} C01为前一位提供的进位信号, C 3 C_3 C3为向下一位提供的进位信号
级联应用:并行二进制减法器
在这里插入图片描述

Point 5 数值比较器

集成数值比较器(74LS85)

在这里插入图片描述
逻辑函数在这里插入图片描述
真值表
在这里插入图片描述
级联扩展
在这里插入图片描述

Chapter 4 触发器

知识点纲要

  1. 正确理解各种触发器的电路结构及其动作特点
    (直接型、同步型、主从型、边沿型)
  2. 掌握各种触发器的逻辑功能
    (RSF、JKF、TF、T`F、DF的功能表、特性方程)
  3. 掌握各种触发器的逻辑功能的相互转换
    (JKF、DF转换为TF、T`F)

Point 1 触发器的分类

根据逻辑功能的不同,触发器可以分为RS触发器、D触发器、JK触发器、T和T´触发器;按照结构形式的不同,又可分为基本触发器、同步触发器、主从触发器和边沿触发器。

Point 2 RS触发器

基础RS触发器

动作特点:直接型、RS触发器
电路结构在这里插入图片描述
功能表
在这里插入图片描述
特性方程
在这里插入图片描述
状态图
在这里插入图片描述

同步RS触发器

动作特点:同步型、RS触发器
电路结构
在这里插入图片描述
其中CP为时钟信号: C P = 0 CP=0 CP=0触发器保持原状态,不变, C P = 1 CP=1 CP=1工作情况与基础触发器相同
功能表
在这里插入图片描述
特性方程
CP=1期间有效
在这里插入图片描述

主从RS触发器

动作特点:主从型、RS触发器
电路结构
在这里插入图片描述
特性方程:CP下降沿到来时有效
在这里插入图片描述

Point 3 JK触发器

主从JK触发器

动作特点:主从型、JK触发器
电路结构
在这里插入图片描述
特性方程
在这里插入图片描述
功能表
在这里插入图片描述
状态图
在这里插入图片描述
带清0端
在这里插入图片描述

Point 4 D触发器

边沿D触发器

动作特点:边沿型、D触发器
电路结构
在这里插入图片描述
特性方程
下降沿时刻有效
在这里插入图片描述
特性表
在这里插入图片描述
逻辑符号
在这里插入图片描述

Point 5 T触发器

在数字电路中,凡在CP时钟脉冲控制下,根据输入信号T取值的不同,具有保持和翻转功能的电路,即当T=0时能保持状态不变,T=1时一定翻转的电路,都称为T触发器。
特征方程在这里插入图片描述
功能表
在这里插入图片描述
由JK触发器转T触发器
在这里插入图片描述
由D触发器转T触发器
在这里插入图片描述

Point 6 T’触发器

特征方程
在这里插入图片描述
功能表
在这里插入图片描述
** 由JK转T触发器**:
在这里插入图片描述
由D触发器装T’触发器
在这里插入图片描述

Chapter 5 时序逻辑电路

知识点纲要

  1. 正确理解各种常用时序逻辑电路的逻辑功能(寄存器、计数器)
    1. 正确理解寄存器的并行置数、移位、 环形移位、扭环形移位等逻辑功能
    2. 正确理解二进制加/减计数器的逻辑功能
    3. 正确理解十进制加/减计数器的逻辑功能
  2. 掌握几块集成中规模集成时序逻辑电路逻辑功能及其应用(74LS161、74LS160、74LS194、74LS290)

Point 1 时序逻辑电路的分类

同步时序电路中,各个触发器的时钟脉冲相同,即电路中有一个统一的时钟脉冲,每来一个时钟脉冲,电路的状态只改变一次。
异步时序电路中,各个触发器的时钟脉冲不同,即电路中没有统一的时钟脉冲来控制电路状态的变化,电路状态改变时,电路中要更新状态的触发器的翻转有先有后,是异步进行的

Point 2 寄存器

双拍工作方式基本寄存器

电路结构
在这里插入图片描述
逻辑函数
(1) C R ‾ = 0 \overline{CR}=0 CR=0,异步清零 Q 3 n Q 2 n Q 1 n Q 0 n = 0000 Q_3^nQ_2^nQ_1^nQ_0^n=0000 Q3nQ2nQ1nQ0n=0000
(2) C R ‾ = 1 \overline{CR}=1 CR=1,cp在上升沿,送数 Q 3 n + 1 Q 2 n + 1 Q 1 n + 1 Q 0 n + 1 = D 3 D 2 D 1 D 0 Q_3^{n+1}Q_2^{n+1}Q_1^{n+1}Q_0^{n+1}=D_3D_2D_1D_0 Q3n+1Q2n+1Q1n+1Q0n+1=D3D2D1D0
(3) C R ‾ = 1 \overline{CR}=1 CR=1,cp在上升沿以外时间 ,保持不变
功能表
在这里插入图片描述

位移寄存器

单向位移寄存器
右移寄存器

在这里插入图片描述

左移寄存器

在这里插入图片描述

双向寄存器

在这里插入图片描述
逻辑函数
M=0时右移:
在这里插入图片描述
M=1时左移:
在这里插入图片描述
代表芯片:74LS194
在这里插入图片描述
功能表
在这里插入图片描述

环形计数器

在这里插入图片描述
在这里插入图片描述

扭环形计数器

在这里插入图片描述
在这里插入图片描述

Point 3 计数器

异步计数器

三位二进制异步加法计数器

在这里插入图片描述
时序图
在这里插入图片描述

三位二进制异步减法计数器

在这里插入图片描述
时序图
在这里插入图片描述

十进制异步加法计数器

时序图
在这里插入图片描述

集成二-五-十进制计数器(74LS290)

在这里插入图片描述
在这里插入图片描述
功能说明

  1. R 01 = R 02 = 1 R_{01}=R_{02}=1 R01=R02=1时,异步清零
  2. S 91 = S 92 = 1 S_{91}=S_{92}=1 S91=S92=1时,异步置9
  3. C P 0 = C P , C P 1 {CP}_0=CP,CP_1 CP0=CPCP1悬空,为二进制计数器(以 Q 0 Q_0 Q0表示)
  4. C P 1 = C P , C P 5 {CP}_1=CP,CP_5 CP1=CPCP5悬空,为五进制计数器(以 Q 3 Q 2 Q 1 表 示 Q_3Q_2Q_1表示 Q3Q2Q1
  5. C P 1 = Q 0 , C P 0 = C P CP_1=Q_0,CP_0=CP CP1=Q0,CP0=CP为十进制计数器(以 Q 3 Q 2 Q 1 Q 0 Q_3Q_2Q_1Q_0 Q3Q2Q1Q0

同步计数器

4位集成二进制同步加法计数器(74LS161)

在这里插入图片描述

功能表
在这里插入图片描述

  1. R ‾ d = 0 \overline R_d=0 Rd=0异步清0
  2. R ‾ d = 1 , L D ‾ = 0 \overline R_d=1,\overline{LD}=0 Rd=1,LD=0时置数
  3. R ‾ d = 1 , L D ‾ = 1 , E T = E P = 1 \overline R_d=1,\overline{LD}=1,E_T=E_P=1 Rd=1,LD=1,ET=EP=1二进制同步计数
  4. R ‾ d = 1 , L D ‾ = 1 , E T ⋅ E P = 0 \overline R_d=1,\overline{LD}=1,E_T\cdot E_P=0 Rd=1,LD=1,ETEP=0保持
十进制同步加法计数器

在这里插入图片描述
功能表
在这里插入图片描述

Chapter 6 半导体存储器

知识点纲要

  • 了解ROM、RAM的特点、分类、电路结构、工作原理
  • 掌握ROM实现组合逻辑函数的方法
  • 正确理解6116、2716、2864的逻辑功能
  • 掌握存储器的存储容量的计算方法

Point 1 ROM只读储存器

特点:在工作时只能从中读出信息,不能写入信息,且断电后其所存信息在仍能保持。
分类

  • 掩膜ROM:不能改写
  • PROM:只能改写一次
  • ERPROM:可以多次改写

电路结构
在这里插入图片描述
工作原理
在这里插入图片描述
储存容量的计算
存储容量=字线数×位线数=2n×m(位bit)

Point 2 随机存取存储器RAM

电路结构
在这里插入图片描述

Chapter 7

Point 存储器容量的扩展

位扩展

  1. 将地址线、读/写线和片选线对应地并联在一起
  2. 输入、输出分开使用作为字的各个位线

在这里插入图片描述

字扩展

  • 要增加的地址线A10~A12与译码器的输入相连,译码器的输出分别接至8片RAM的片选控制端
  • 输入/输出(I/O)线并联
    在这里插入图片描述

Chapter 8 可编程逻辑器件

知识点纲要

  • 了解PLA、PAL、GAL的特点、电路结构、工作原理
  • 掌握PLA实现组合逻辑函数的方法
  • 了解GAL的OLMC及其工作方式

Point 1 现场可编程逻辑阵列PLA

特点

  1. 与阵列 + 或阵列+ 输出缓冲器组成
  2. 逻辑阵列是可编程的
  3. FPLA 的与逻辑阵列只产生所需要的乘积项。

电路结构
在这里插入图片描述
用于实现逻辑函数
将输出化作最简式,再在与或阵上连接点即可

Point 2 可编程阵列逻辑PAL

特点: PAL器件由可编程的与逻辑阵列、固定的或逻辑阵列和输出电路三部分组成。它采用双极型工艺制作,熔丝编程方式。
电路结构
在这里插入图片描述

Point 3 通用阵列逻辑(GAL)

特点

  • GAL采用电可擦除的CMOS(E2CMOS)工艺制造,可反复多次编程
  • GAL采用可编程的输出逻辑宏单元OLMC(Output Logic Macro Cell),输出组态灵活,具有很强的通用性
  • GAL具有加密功能

电路结构
在这里插入图片描述

  • 93
    点赞
  • 331
    收藏
    觉得还不错? 一键收藏
  • 3
    评论
在学习数字电子技术中,加法器是一个重要的概念。加法器是一种电子电路,用于将两个二进制数相加。在解决数字电子技术加法器练习题时,有几个关键点需要注意。 首先,要了解加法器的基本原理和工作方式。加法器通常由逻辑门和触发器组成,可以实现二进制数的相加操作。可以通过学习加法器的真值表和逻辑电路图来理解其内部的物理过程。[1] 其次,要掌握加法器的输入和输出特性。加法器通常有两个输入端和一个输出端,输入端用于输入待相加的二进制数,输出端用于输出相加的结果。了解加法器的输入和输出特性可以帮助正确分析和解决加法器练习题。[1] 此外,实践是学习数字电子技术的重要环节。通过实验可以加深对加法器的理解,并学习到许多有用的实际知识。在实验中,可以学会传统的分析和测试电子电路的基本方法,也可以学会现代化的分析测试手段,这对于正确评价加法器的性能指标至关重要。[2] 最后,及时复习和做习题是巩固基本概念的有效方法。通过复习和做习题,可以帮助建立正确的基本概念,并提高解决加法器练习题的能力。[1][2] 综上所述,解决数字电子技术加法器练习题需要掌握加法器的基本原理和工作方式,了解其输入和输出特性,进行实践学习,并通过复习和做习题巩固基本概念。希望这些信息对您有所帮助。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 3
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值