任务六:组建一个译码器
输入:S(selector选择子)、D(data数据)
输出:C0和C1.
逻辑:
数据D实际上为使能端。当D为0时,输出C0和C1都为0。当D为1时,芯片使能,然后再看S的输入。
当S为0时,第一路输出C0为1(第二路输出为0);当S为1时,第二路输出C1为1(第一路输出为0)。相当于是把S的值翻译为第几路输出为1.
任务说明如下:
分析:
这也是一个简单的组合逻辑。
C0=(S非) 与 D;
C1=S与D;
电路虽然简单,但原理却很有用。多路译码器可以作为寄存器的片选信号。