电路问题和定位记录
1、SI问题
1.1、百兆网口输出摆幅低
原因可能是走线阻抗不一致,示波器测试是否接负载,空载有无可能造成严重反射;
解决措施:设置PHY内部输出摆幅寄存器;
1.2、信号高电平仅为VCC的0.6
MCU GPIO管脚模拟的Mdio mdc用来配置PHY,这两路高电平不一致,管脚驱动不同,推挽输出,OD门,
内部上下拉操作造成;外部上拉太弱或是器件高阻时内部对地阻抗不够高,上拉电阻分压了;
1.3、隔离开关电源电压输出波形纹波大
输入36-75V,典型值53V;
要求输出电压5V,电流>160mA;
查询资料了解的这是由于负载过小PWM控制器进入跳脉冲模式(周期性屏蔽一部分脉冲,比如每10个PWM波屏蔽前半5个)造成的,需增加假负载来改善;电感有12,34,56,78,四对共八个角,PWM控制器位于原边34脚,12输入,56,78为输出;整个控制为开环控制,在PWM控制器comp脚接V34的电阻反馈电压,同时和vref构成运放负反馈电路,实验发现在34,56加入的负载对78脚输出的纹波改善不大,原理是34,56的负载全靠变压器的耦合传递到78,因此78的纹波无法做到这么及时得调整,
最可行的措施的利用隔离光耦将78输出接到PWM控制器的环路补偿。
2、功能问题
2.1. 232自环通过,与设备对接失败
根据软件流程那一端先发起交互信号,发端能正确发出对应的数据;但对接设备未回复; 考虑判断电平信号的高低需要两端共地,最后确定是地线上0ohm电阻阻值发生变化导致;