自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(4)
  • 资源 (6)
  • 收藏
  • 关注

原创 wireshark:7116): Gtk-WARNING **: cannot open display: :0.0解决方法

wireshark 不能打开图形界面wireshark:7116): Gtk-WARNING **: cannot open display: :0.0以切换身份前的用户执行xhost +xhost + 是使所有用户都能访问Xserver.xhost + ip使ip上的用户能够访问Xserver.

2016-10-26 11:32:29 7189

原创 ISE设置默认引脚 ,上拉或下拉或三态

quartus可以在Devic and Pin Options里设置默认引脚状态, ISE也有这个功能,步骤如下,1.右击Generate Programming File2.选择Process Properties3.选择Configuration Options004.在右边-g UnusedPin选择想要的默认值.

2016-02-23 16:25:44 10361

原创 TCP/UDP协议中用到的各种header, SystemVerilog版

整理了TCP/IP协议中用到的各种header, 方便大家使用`ifndef INCLUDED_types_def`define INCLUDED_types_defpackage type_defs;typedef logic [3:0] u4_t;typedef logic [7:0] u8_t;typedef logic [15:0] u16_t;typedef logic

2016-01-31 16:00:59 2422

原创 千兆以太网 TCP, UDP协议, FPGA实现

目前TCP协议大多由cpu跑代码实现, 这次用FPGA的纯逻辑实现 , System Verilog编写,下面给大家粗略讲一下我的实现方法,下面是工程的示意图.这个工程由几部分组成, 外部使用了88e1111千兆以太网phy。FPGA内部有几个大的模块,顶层模块: //////////////////////////////////////////////////

2016-01-30 23:03:02 22631 12

violin_pitch.zip

采用AMDF方式计算音高,包括c代码和matlab模型

2021-01-20

freq_syn.zip

根据乐器的频谱合成声音,频谱可以用audacity产生

2021-01-20

FPGA UDP千兆以太网工程

基于FPGA的UDP硬件协议栈, 全部用SystemVerilog写的,不需CPU参与,包括独立的MAC模块。 支持外部phy的配置,支持GMII和RGMII模式。 以下是接口 input clk50, input rst_n, interface to user module input [7:0] wr_data, input wr_clk, input wr_en, output wr_full, output [7:0] rd_data, input rd_clk, input rd_en, output rd_empty, input [31:0] local_ipaddr, //FPGA ip address input [31:0] remote_ipaddr, //PC ip address input [15:0] local_port, //FPGA port number //interface to ethernet phy output mdc, inout mdio, output phy_rst_n, output is_link_up, `ifdef RGMII_IF input [3:0] rx_data, output logic [3:0] tx_data, `else input [7:0] rx_data, output logic [7:0] tx_data, `endif input rx_clk, input rx_data_valid, input gtx_clk, output logic tx_en

2016-03-10

SDL小游戏,迷宫和流动蜥蜴

一个用sdl库制作的小游戏,包括仍肉和迷宫两个小游戏,用空格和方向键操作,压缩包内是Microsoft Visual C++ 2008工程。

2013-08-22

sdl mini game

一个用sdl库制作的小游戏,用空格和方向键操作,压缩包内是Microsoft Visual C++ 2008工程。

2013-08-22

verilog数字系统设计-夏宇闻

是我入门FPGA的书, 讲的简单透彻,是一本好书

2011-06-23

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除