Nios-II入门实践

该实验详细介绍了如何使用QuartusPrime、PlatformDesigner和NiosIISBT进行FPGA开发,包括建立工程、设计Qsys系统、配置NiosII软核、编写控制LED闪烁的C程序以及Verilog实现流水灯。实验旨在熟悉NiosII软核的定制和软件开发流程。
摘要由CSDN通过智能技术生成

一、实验目的

(1)学习 Quartus Prime 、Platform Designer、Nios II SBT 的基本操作;
(2)初步了解 SOPC 的开发流程,基本掌握 Nios II 软核的定制方法;
(3)掌握 Nios II 软件的开发流程,软件的基本调式方法。

二、实验设备

硬件:PC 机、DE2-115 FPGA 实验开发平台;
软件:Quartus Prime 18.1、Platform Designer、Nios II SBT

三、实验内容

使用 FPGA 资源搭建一个简单 Nios II 处理器系统,具体包括:
(1) 在 Quartus Prime 中建立一个工程;
(2) 使用 PD 建立并生成一个简单的基于 Nios II 的硬件系统;
(3) 在 Quartus Prime 工程中编译基于 Nios II 的硬件系统并生成配置文件.sof;
(4) 在 Nios II SBT 中建立对应硬件系统的用户 C/C++工程,编写一简单用户程序,在
Nios II SBT 中编译程序生成可执行文件.elf;
(5) 将配置文件.sof 和可执行文件.elf 都下载到 FPGA 进行调试运行。

四、实验原理

控制 LED 灯闪烁的用户程序代码很小,可将其固化在片内 ROM 来执行。变量、堆栈
等空间使用片内 RAM,不使用任何片外存储器。
在这里插入图片描述

五、实验步骤

1.建立工程

选择芯片,Cyclone IV E系列的EP4CE11529C7。

2.Qsys系统设计

点击 platform designer
在这里插入图片描述
修改名字为kernel,点击保存
在这里插入图片描述
右键点击clk_0,选择edit,设置50M。
在这里插入图片描述
添加外围器件:
搜索Nios II Processor,点击add
在这里插入图片描述
将 nios2_qsys_0 重命名为 cpu
将 cpu 的 clk 和 reste_n 分别与系统时钟 clk_0 的 clk 和 clk_reset 相连
添加 jtag uart 接口
搜索JTAG UART,点击添加,设置保持默认。
在这里插入图片描述
jtag-uart_0 重命名为 jtag-uart。
在这里插入图片描述
添加RAM核
搜索On Chip,点击添加,设置内存为40960
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
添加 PIO 接口
搜索pio,点击添加,Width 为 8bits,Direction 选择 output,其余选项保持默认。
在这里插入图片描述
在这里插入图片描述
重命名为pio_led,在 Export 栏处双击,把输出口引出来,并命名为 out_led。
在这里插入图片描述
添加片 System ID Peripheral 核
搜索System ID Peripheral,点击添加,保持默认设置。
在这里插入图片描述
重命名为sysid。
在这里插入图片描述

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值