二、从0开始卷出一个新项目之瑞萨RA6M5硬件设计

一、范围

二、目的

三、瑞萨RA6M5简介

四、瑞萨RA6M5应用

五、分享内容

六、硬件工程师从0开始设计

七、软件工程师从0开始设计

八、注意事项总结

二、从0开始卷出一个新项目之瑞萨RA6M5硬件设计

六、硬件设计

6.1 资料来源

6.1.1 官方:RA6 快速设计指南、datasheet、User’s Manual、ek-designpackage

6.1.3 第三方:野火启明6M5开发板 https://doc.embedfire.com/mcu/renesas/fsp_ra/zh/latest/index.html

 

 

6.1.4 嘉立创、b站等

期待官网不断更新库文件

6.2 各部分设计

6.2.1 电源

VSS VSS **VCL** AVCC AVSS VREF VBAT

The MCU includes one internal voltage regulator:

● Linear regulator (LDO)

This regulator supplies voltage to all internal circuits and memory except for I/O, analog, USB, and battery backup power

domains.

6.2.2 时钟

24M 32.768K(**注意未使用**) 25M

NMI上拉 MD预留

6.2.3 调试接口

建议预留JTAG 5+2(jatg包括swd和uart9),引脚上拉,

6.2.4 复位

下一节软件设计中有在初始化打印输出芯片复位原因并保存到flash,编译调查问题

6.2.5 串口、CAN、以太网

上拉。非3.3v电平需电平转换推荐外部上拉

6.2.6 引脚分配

datasheet

 

6.2.7 未使用引脚 

6.2.8 原理图 PCB

库文件.EK和野火

七、软件设计

 

 

 

 

 

 

 

 

 

  • 1
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值