物理地址扩展(PAE)分页机制

Intel通过增加处理器管脚数实现64GB寻址能力,引入PAE分页机制。64GB内存被分为2^24个页框,页表项扩展到64位,包括12个标志位和24位物理地址。PAE中增加了页目录指针表(PDPT),使得线性地址空间可以有效管理。文章通过4种情况的页表结构图进行详细解释。
摘要由CSDN通过智能技术生成


        Intel通过在处理器上把管脚数从32增加到36,以提高处理器的寻址能力,使其达到2^36=64GB,为此,需引入一种新的分页机制。


        64GBRAM被分为2^24个页框,页表项的物理地址字段从20位扩展到24位,每个页表项必须包含12个标志位(固定)和24个物理

地址位(36-12),共

评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值