图像处理ASIC设计方法 笔记19 连通域标记ASIC系统设计

本文介绍了多值分割图像连通域标记ASIC的设计,包括核心模块如顶层模块、存储器模块和计算路径模块。工作流程涉及读取图像参数、初步标记、等价表整理和特征值统计。系统特点是使用片内单端口存储器、异步访问控制寄存器和流水线结构提高处理速度。芯片能够同时进行连通域标记和特征提取,适用于图像处理领域。
摘要由CSDN通过智能技术生成

在这里插入图片描述

P131
第6章 连通域标记与轮廓跟踪
本章节讲述了多值分割图像连通域标记芯片的系统设计
多值分割图像连通域标记芯片(以下简称"标记芯片",也称"标记 ASIC"),完成图像连通域标记和图像连通域特征值提取的两大功能。

核心的模块有:

顶层模块、时钟复位模块、存储器模块(控制寄存器、FIFO1、 FIFO2,FIFO1和FIFO2都是异步FIFO,用于外部处理器和片内逻辑这两个时钟域之间的数据交互。其中FIFO1用于外部处理器向片内写原始图像数据,FIFO2用于外部处理器从片内读取标记结果和特征值)、存储器访问控制模块(这还分了两个部分,用来处理IMG与CHR与BUF之前、之后)、计算路径模块(三个部分 初步标记流水线、等价表整理和图像代换流水线)

P135 计算路径模块是对外的,有接口,涉及到顶层状态机。

标记ASIC的工作流程如下:

1)ASIC首先从控制寄存器内读出待标记图像的基本参数,例如图像的行列数等,判断控制寄存器内是否写入了有效的启动命令。

2)若写入有效的启动命令,则进入下面一帧图像的标记过程。ASIC通过接口模块从FIFO1中读取待标记的图像,送入标记流水线进行初步标记,并将初步标记结果以游程的方式(初步标记、游程长度、游程标志)存入临时标记存储器内࿰

  • 7
    点赞
  • 6
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

徐丹FPGA之路

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值