自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(105)
  • 收藏
  • 关注

原创 图像处理ASIC设计方法 笔记29 场景自适应校正算法

图像处理ASIC设计方法 笔记29 场景自适应校正算法

2024-06-09 14:29:53 1006

原创 图像处理ASIC设计方法 笔记28 无效像元检测

图像处理ASIC设计方法 笔记28 无效像元检测

2024-06-09 14:27:21 758

原创 图像处理ASIC设计方法 笔记27 红外非均匀校正的两点定标校正算法

图像处理ASIC设计方法 笔记27 红外非均匀校正的两点定标校正算法

2024-06-01 17:08:35 427

原创 图像处理ASIC设计方法 笔记26 非均匀性校正SOC如何设计

图像处理ASIC设计方法 笔记26 非均匀性校正SOC如何设计

2024-06-01 17:06:23 1209

原创 图像处理ASIC设计方法 笔记25 红外成像技术:未来视觉的革命

图像处理ASIC设计方法 笔记25 红外成像技术:未来视觉的革命

2024-05-26 20:54:16 537

原创 图像处理ASIC设计方法 笔记24 等价表和标记代换

图像处理ASIC设计方法 笔记24 等价表和标记代换

2024-05-26 20:53:14 549

原创 图像处理ASIC设计方法 笔记23 等价标记对

图像处理ASIC设计方法 笔记23 等价标记对

2024-05-19 11:37:39 456

原创 图像处理ASIC设计方法 笔记22 初步标记模块

图像处理ASIC设计方法 笔记22 初步标记模块

2024-05-19 11:27:21 1032

原创 图像处理ASIC设计方法 笔记21 标记ASIC的顶层状态机

图像处理ASIC设计方法 笔记21 标记ASIC的顶层状态机

2024-05-04 18:04:21 1001

原创 图像处理ASIC设计方法 笔记20 标记ASIC系统设计

图像处理ASIC设计方法 笔记20 标记ASIC系统设计

2024-05-04 17:53:34 1075 1

原创 图像处理ASIC设计方法 笔记19 连通域标记ASIC系统设计

图像处理ASIC设计方法 笔记19 连通域标记ASIC系统设计

2024-04-27 14:44:31 1279

原创 图像处理ASIC设计方法 笔记18 轮廓跟踪算法的硬件加速方案

图像处理ASIC设计方法 笔记18 轮廓跟踪算法的硬件加速方案

2024-04-27 14:41:17 697

原创 图像处理ASIC设计方法 笔记17 连通域的图像标记算法

图像处理ASIC设计方法 笔记17 连通域的图像标记算法

2024-04-14 18:42:13 439

原创 图像处理ASIC设计方法 笔记16 图像初步标记

图像处理ASIC设计方法 笔记16 图像初步标记

2024-04-14 18:39:12 917

原创 图像处理ASIC设计方法 笔记15 连通域标记算法

图像处理ASIC设计方法 笔记15 连通域标记算法

2024-04-06 18:42:11 940

原创 图像处理ASIC设计方法 笔记14 图像旋转ASIC的错误处理相关设计

图像处理ASIC设计方法 笔记14 图像旋转ASIC的错误处理相关设计

2024-04-06 18:25:01 566

原创 AI Agent在芯片设计领域的未来应用

AI Agent在芯片设计领域的未来应用

2024-04-05 11:16:02 954

原创 图像处理ASIC设计方法 笔记13 图像旋转ASIC的输入输出电路

图像处理ASIC设计方法 笔记13 图像旋转ASIC的输入输出电路

2024-04-05 11:11:33 613

原创 用Kimichat学习王庆法老师关于Sora的文章

用Kimichat学习王庆法老师关于Sora的文章

2024-03-23 21:23:38 837

原创 图像处理ASIC设计方法 笔记12 图像旋转ASIC中心控制器状态机

图像处理ASIC设计方法 笔记12 图像旋转ASIC中心控制器状态机

2024-03-23 21:12:47 496

原创 图像处理ASIC设计方法 笔记11 像素误差与字长优化

图像处理ASIC设计方法 笔记11 像素误差与字长优化

2024-03-16 21:25:18 410

原创 图像处理ASIC设计方法 笔记10 插值算法的流水线架构

图像处理ASIC设计方法 笔记10 插值算法的流水线架构

2024-03-16 20:58:41 551

原创 图像处理ASIC设计方法 笔记8 卷积计算芯片的结构

图像处理ASIC设计方法 笔记8 卷积计算芯片的结构

2024-03-09 21:29:30 534

原创 图像处理ASIC设计方法 笔记7 图像存储SPRAM控制

图像处理ASIC设计方法 笔记7 图像存储SPRAM控制

2024-03-09 21:26:03 969

原创 图像处理ASIC设计方法 笔记6 数据拼接和帧格式校正

图像处理ASIC设计方法 笔记6 数据拼接和帧格式校正

2024-03-03 17:45:00 427

原创 图像处理ASIC设计方法 笔记5 图像卷积器硬件结构

图像处理ASIC设计方法 笔记5 图像卷积器硬件结构

2024-03-03 17:38:24 530

原创 图像处理ASIC设计方法 笔记4 异步FIFO

图像处理ASIC设计方法 笔记4 异步FIFO

2024-02-26 18:45:00 417

原创 图像处理ASIC设计方法 笔记3 跨时钟域处理思想

图像处理ASIC设计方法 笔记3 跨时钟域处理思想

2024-02-26 18:30:00 1864

原创 FPGA领域顶级学术会议

FPGA领域顶级学术会议

2024-02-22 18:45:00 3282

原创 netFPGA开源项目调研

netFPGA开源项目调研

2024-02-22 18:30:00 989

原创 FPGA可以做游戏芯片?来看大神做的《DOOM》(毁灭战士系列)

FPGA可以做游戏芯片?来看大神做的《DOOM》(毁灭战士系列)

2024-02-21 19:45:00 2076

原创 FPGA实现网络弹性和加密安全调研

FPGA实现网络弹性和加密安全调研

2024-02-21 19:45:00 1618

原创 图像处理ASIC设计方法 笔记1 硬件加速

图像处理ASIC设计方法 笔记1 硬件加速

2024-02-20 19:00:00 1041 1

原创 图像处理ASIC设计方法 笔记2 图像边界镜像处理

图像处理ASIC设计方法 笔记2 图像边界镜像处理

2024-02-20 19:00:00 853 1

原创 AMD FPGA设计优化宝典笔记(5)低频全局复位与高扇出

AMD FPGA设计优化宝典笔记(5)低频全局复位与高扇出

2024-02-18 11:06:36 1013

原创 FPGA行业会议与展会的调研

FPGA行业会议与展会的调研

2024-02-18 11:00:19 1076

原创 平时积累的FPGA知识点(11)

平时积累的FPGA知识点(11)

2024-02-17 13:55:57 881

原创 平时积累的FPGA知识点(10)

平时积累的FPGA知识点(10)

2024-02-17 13:53:40 2301

原创 平时积累的FPGA知识点(9)

平时积累的FPGA知识点(9)

2024-02-16 09:29:21 1181

原创 平时积累的FPGA知识点(8)

平时积累的FPGA知识点(8)

2024-02-16 09:25:04 1717

FPGA计算 论文 BOBBER无电池间歇加速器原型平台

无电池系统提供了有前景的平台,以可持续的方式支持普及的近传感器智能。这些系统仅依赖于通常提供有限功率的环境能源。设计无电池系统的一种常见方法是使用间歇性执行——节点将能量储存在电容存储器中,直到达到阈值电压,数字组件打开并消耗储存的能量,直到能量耗尽并死亡。有限的可用能源需要开发特定应用和领域的加速器,以实现能源效率和及时性。考虑到易失性状态和间歇性行为之间极其密切的关系,进行实际的系统原型设计对于证明间歇性系统的可行性至关重要。然而,不存在用于间歇加速器的原型平台。本文介绍了BOBBER,这是第一个实现基于FPGA的间歇加速器原型平台。我们在仅由RF能量采集供电的神经网络加速器的优化和评估中演示了BOBBER。

2024-02-14

论文 ENCORE:FPGA加速的高效架构验证框架

验证通常消耗硬件开发周期中的大部分时间。这主要是因为使用软件模拟调试硬件的多次迭代非常耗时。虽然FPGA可以用来加速模拟,但现有的方法要么提供有限的设计细节可见性,要么在系统级动态检查参考模型的成本很高。 在本文中,我们提出了ENCORE,一个用于处理器架构验证的FPGA加速框架。被测设计(DUT)硬件和相应的软件模拟器在具有硬化处理器的同一FPGA上同时运行。ENCORE包含硬件模块,可动态监控和比较DUT和参考模型的密钥寄存器,如果检测到任何不匹配,则暂停执行。在这种情况下,ENCORE会自动创建当前设计状态的快照,并将其卸载到软件模拟器中进行进一步调试。我们通过运行RISC-V处理器设计和基准测试来展示ENCORE的性能。我们表明,与传统的基于软件模拟的方法相比,ENCORE可以实现超过44000倍的加速,同时保持完全的可见性和调试能力。

2024-02-13

论文 基于FPGA的资源和IO开销优化的空间von Neumann异构自动机处理器

论文 基于FPGA的资源和IO开销优化的空间von Neumann异构自动机处理器:正则表达式(REGEX)匹配任务推动了对自动机处理器(AP)的大量研究。其中,von Neumann AP可以有效地利用片上存储器来处理确定性有限自动机(DFA)

2024-02-12

基于CPU-FPGA片上动态树管理的异构平台的蒙特卡罗树搜索框架

FPGA顶会论文分享-蒙特卡罗树-异构平台

2024-02-11

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除