目录
一、使用与非门搭建RS锁存器
1、PS锁存器实验
RS锁存器是时序电路中最基础的,所以务必学的透彻。(注:有些资料上把RS锁存器也称为RS触发器)RS锁存器,我们可以简单将它理解为一个存储单元,可以存储一位数据(0或者1)。基本的RS锁存器可以用两个 与非门 或者 或非门 实现:
RS触发器 中的 R 表示 Reset (复位), S 表示 Set (置位)
在上面的“RS触发器 特征表”中: 0 表示低电平, 1 表示高电平。
对于 或非门 的 RS触发器,即:
R=1、S=0时,那么 Q = 0
R=0、S=1时,那么 Q = 1
R=0、S=0时,那么 Q 保持上个状态
R=1、S=1时,禁止、不稳状态
依照上述结论可得出由或非门构成的RS锁存器的真值表:
所谓高电平有效,就是说某引脚施加高电平时,该引脚的功能就触发了
虽然 RS触发器 输出有 Q和`Q(它们的值反相),但是平时沟通时是以Q为默认,比如说 RS 触发器输出1,那么就是指 Q 输出 1
2、使用与非门构建RS触发器
3、用逻辑门和74LSXX系列搭建RS触发器
请实现一个基本的RS触发器,然后按照以下波形控制输入R、S信号的高低电平,验证Q的输出是否符合 上述逻辑关系。
使用与非门搭建D型锁存器
二、用与非门构造D型触发器
1、D锁存器
在RS锁存器的基础上添加一个使能信号Enable,实现只输入一个信号D即可实现锁存功能
其真值表为:
前面RS触发器当输入R=1 ,S=1的情况时,输出是不确定的状态,这种情况比较棘手。因此为了解决这 个问题,又引入了D触发器。
2、用逻辑门搭建D型触发器:
真值表:
然后再设计一个CP上升沿触发的 改进型的D触发器(维持阻塞D触发器),并验证输入输出逻辑关系。
3、用逻辑门搭建维持阻塞D型触发器:
用74LSXX系列构建维持阻塞D型触发器