触发器电路仿真与硬件实现

本文介绍了如何使用与非门搭建基础的RS锁存器,包括PS锁存器实验和RS触发器的真值表,以及如何构建D型触发器,包括D锁存器、逻辑门搭建和维持阻塞D触发器。还提供了使用74LSXX系列构建实例和验证输出逻辑的方法。
摘要由CSDN通过智能技术生成

目录

一、使用与非门搭建RS锁存器

1、PS锁存器实验

2、使用与非门构建RS触发器

3、用逻辑门和74LSXX系列搭建RS触发器

二、用与非门构造D型触发器

1、D锁存器

2、用逻辑门搭建D型触发器:

3、用逻辑门搭建维持阻塞D型触发器:


一、使用与非门搭建RS锁存器

1、PS锁存器实验

RS锁存器是时序电路中最基础的,所以务必学的透彻。(注:有些资料上把RS锁存器也称为RS触发器)RS锁存器,我们可以简单将它理解为一个存储单元,可以存储一位数据(0或者1)。基本的RS锁存器可以用两个 与非门 或者 或非门 实现:

RS触发器 中的 R 表示 Reset  (复位), S 表示 Set  (置位)

在上面的“RS触发器 特征表中: 0 表示低电平,   1 表示高电平。

对于 或非门 的 RS触发器,即:

 R=1S=0时,那么 Q = 0

 R=0S=1时,那么 Q = 1

 R=0S=0时,那么 Q 保持上个状态

 R=1S=1时,禁止、不稳状态

依照上述结论可得出由或非门构成的RS锁存器的真值表:

所谓高电平有效,就是说某引脚施加高电平时,该引脚的功能就触发了

虽然 RS触发器 输出有 Q`Q(它们的值反相),但是平时沟通时是以Q为默认,比如说 RS 触发器输出1,那么就是指 Q 输出 1

2、使用与非门构建RS触发器

3、用逻辑门和74LSXX系列搭建RS触发器

请实现一个基本的RS触发器,然后按照以下波形控制输入RS信号的高低电平,验证Q的输出是否符合 上述逻辑关系。

使用与非门搭建D型锁存器

二、用与非门构造D型触发器

1、D锁存器

在RS锁存器的基础上添加一个使能信号Enable,实现只输入一个信号D即可实现锁存功能

其真值表为:

前面RS触发器当输入R=1 S=1的情况时,输出是不确定的状态,这种情况比较棘手。因此为了解决这 个问题,又引入了D触发器。

2、用逻辑门搭建D型触发器:

真值表:

然后再设计一个CP上升沿触发的 改进型的D触发器(维持阻塞D触发器),并验证输入输出逻辑关系。

3、用逻辑门搭建维持阻塞D型触发器:

用74LSXX系列构建维持阻塞D型触发器

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 1
    评论
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值