RT_Thread_修改为外部晶振及验证

关注两处:

1、stm32f4xx_hal_conf.h,外部晶振频率HSE宏定义

2、drv_clk.c,system_clock_config函数

1、外部晶振频率HSE宏定义

根据实际外部晶振的频率去定义,使用的是8MHz;

2、system_clock_config

开启HSE,配置PLL。

公式:SYSCLK=HSE/M*N/P.

代入HSE=8,M=8,N=336,P=2,得到SYSCLK=8/8*336/2=168MHz.

P.S.没有使用target_freq_mhz,因为参数名字词不达意,原来内部HSI=16MHz时可这样写;

3、验证

3.1、clock_information();

一开始没有打印,将rtdbg改成ulog那三句(名字、等级、头文件)。

3.2、事实验证

使用rt_thread_delay(1000),隔1s打印一条语句,根据串口自带的时间戳看时间对不对。

4、扩展_工程中时钟配置的调用层次

rt_hw_board_init——→hw_board_init——→clk_init——→system_clock_config

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值