好的调试经验

转自

http://blog.sina.com.cn/s/blog_ed2af4b00102w5wp.html

  1. Vivado的工程目录路径里不要有空格,后续会避免很多麻烦
  2. 使用Create Block Design生成的Block Design只是一个功能块,一般FPGA的开发环境(我以前使用Quartus II)都需要一个顶层设计,所以需要使用Create HDL Wrapper来自动为Block Design生成一个顶层设计,在Source-->Hierarchy-->Design Source里有一个“工程名_wrapper.v”的文件,里面就是用HDL语言编写的顶层设计文件,在这个文件里可以修改对外的接口,也可以添加端口或一些硬件描述语言(比如添加一个心跳灯的接口和相应的逻辑)。如果没有这个步骤,在Synthesis阶段,软件会报错,因为没有顶层设计文件。
  3. Fixed_IO就是与实际物理引脚映射是固定的逻辑IO,包括DDR相关的引脚,MIO相关的引脚等等,这些都是不能重新规划的,所以在你使能了使用MIO的一些外设(例如UART1)时,在I/O Planning中并没有相应的UART1_RX或UART1_TX让你去配置。
  4. 在Export Hardware后,Vivado会在工程目录建立一个.sdk的文件夹,里面有一个.hdf的文件,这个文件就包含了之前使用Vivado建立工程的全部硬件信息,包括寄存器和存储器在地址空间的映射以及FPGA的BitStream等。
  5. 这一点还没有完全确认,只是个人感觉。SDK没有可以双击打开的工程文件,而只有工作空间目录,SDK会目录里的文件做相应的动作。
  6. 使用SDK开始单步调试的时候,发现停止按钮一直是灰色的。但如果不按停止按钮,下一次单步调试的时候软件就会提醒“有一个调试过程正在进行,需不需要重新发起调试”,多数情况下重新发起调试都会失败报错,这时候就需要将开发板断电重启了。但是如果调试结束的时候,可以选择断开连接,这样下一次调试的时候就不需要重启开发板,到目前为止这个方法还比较好用
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值