自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(13)
  • 收藏
  • 关注

原创 FPGA-VGA显示图像

本文主要介绍了基于FPGA的VGA图像显示原理及操作过程。使用的软件是Quartus Ⅱ,该实验使用fpga芯片为cyclone IV EP4CE115F29C7。

2024-03-26 10:15:44 1196 1

原创 FPGA-DE2-115-实验四-flash读写操作-S29GL064N

FPGA内板载flash芯片没有使用spi-flash进行操作,而是单纯使用S29GL064N的flash芯片,所有引脚直接连接到fpga板块。

2023-12-04 23:33:09 465 2

原创 FPGA-DE2-115-实验三-rs232串口通信

串口接发送,设计实现接收PC机发送的信息,并发送信息给PC机FPGA接收到hello后,回复ni,hao给PC机

2023-11-11 17:19:10 445 1

原创 FPGA-DE2-115-实验二-模块化多功能数字钟

本文主要介绍了模块化数字钟设计的过程及代码

2023-10-20 14:54:08 1974 2

原创 FPGA-DE2-115-实验一-亮度可调流水灯

本文主要通过FPGA实现可调节亮度流水灯的设计

2023-10-19 20:01:55 1622 1

原创 基于c语言-高中生信息管理系统

-->高中生信息管理系统 该设计要求学生以学生管理业务为背景,对“学生信息管理系统”软件进行分析和设计。 将学生信息管理系统划分为:学生基本资料管理、成绩管理、统计查询管理、系统设置等。

2023-04-17 00:41:15 139

原创 通信原理大作业--基于MATLAB的数字通信系统仿真设计

% 基于matlab的数字通信系统仿真主要模块:信源、信源编码、信道编码,调制;信道;解调制、信道译码、信源译码、信宿;

2022-07-14 13:53:02 9589 9

原创 EDA实验(Quartus Ⅱ+fpga) (六)---综合性设计实验-LPM模块设计

前言:本文主要介绍了EDA原理与应用这门课程的相关实验及代码。使用的软件是Quartus Ⅱ,该实验使用fpga芯片为cycloneⅤ 5CSEMA5F31C6。(一)实验目的(1)学习复杂数字系统设计;(2)学习用LPM(Library of Parameterized Modules 参数可设置模块库)进行设计;(3)了解Verilog产生VGA显示时序的方法;(4)学习用在线逻辑分析仪SignalTap观察FPGA产生的信号;(5)培养工程思维及创新思维。(二)实验要求自选一个具有创

2022-02-06 19:38:51 3982 2

原创 EDA实验(Quartus Ⅱ+fpga) (五)---多功能数字钟设计

本文主要介绍了多功能数字钟的设计

2022-01-23 21:24:36 10710 9

原创 EDA实验(Quartus Ⅱ+fpga) (四)---交通灯设计

前言:本文主要介绍了EDA原理与应用这门课程的相关实验及代码。使用的软件是Quartus Ⅱ,该实验使用fpga芯片为cycloneⅤ 5CSEMA5F31C6。(一)实验目的(1)熟悉交通灯控制器的工作原理;(2)了解设计中的优化方案;(3)进一步掌握状态机的设计;(4)学习较复杂数字系统设计。(二)设计要求实现一个由一条主干道和一条乡间公路形成的十字路口的交通灯控制器功能:(1)有MR(主红)、MY(主黄)、MG(主绿)、CR(乡红)、CY(乡黄)、CG(乡绿)六盏交通灯需要控制;(

2022-01-23 21:12:43 13262 6

原创 EDA实验(Quartus Ⅱ+fpga) (三)---状态机的设计-序列发生和检测器设计

前言:本文主要介绍了EDA原理与应用这门课程的相关实验及代码。使用的软件是Quartus Ⅱ,该实验使用fpga芯片为cycloneⅤ 5CSEMA5F31C6。(一)实验目的掌握序列发生和检测的工作原理;掌握时序电路中状态机的应用;掌握用Verilog语言实现复杂时序电路的设计过程。(二)实验要求设计序列发生和检测器:(1)先实现串行序列发生器的设计,产生序列0111010011011010;再设计检测器,若检测到串行序列11010则输出为“1”,否则输出为“0”,并对其进行仿真和硬件测试

2022-01-23 21:01:58 3241 1

原创 EDA实验(Quartus Ⅱ+fpga) (二)---时序电路的设计-模可变计数器设计

前言:本文主要介绍了EDA原理与应用这门课程的相关实验及代码。使用的软件是Quartus Ⅱ,该实验使用fpga芯片为cycloneⅤ 5CSEMA5F31C6。(一)实验目的(1)进一步熟悉EDA开发板和QuartusⅡ软件的使用方法。(2)学习静态数码管的使用和7段数码显示译码器设计;(3)掌握时钟在时序电路中的作用;(4)掌握分频电路的实现方法。(二)实验要求设计模可变计数器,可任选模的大小(例模15、模115),实验要求:(1)设置一位控制位M,要求M=0:模X计数;M=1:模Y计

2022-01-23 20:50:45 4418

原创 EDA实验(Quartus Ⅱ+fpga) (一)---层次法设计组合电路-四位全加器的设计

前言:本文主要介绍了EDA原理与应用这门课程的相关实验及代码。使用的软件是Quartus Ⅱ,该实验使用fpga芯片为cycloneⅤ 5CSEMA5F31C6。(一)实验目的(1)掌握基本组合逻辑电路的 FPGA实现;(2)学习 Verilog HDL 的多层次设计方法;(3)熟练应用 Quartus II 进行 FPGA开发。(二)实验要求以4位二进制全加器为例:(1)先用Verilog HDL文本实现一位全加器,再在原理图环境中调用一位全加器完成4位全加器的设计,熟悉层次设计概念;(

2022-01-23 19:45:45 4483

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除