第26章 FMC—扩展外部SDRAM—零死角玩转STM32-F429系列

第26章     FMC—扩展外部SDRAM

全套200集视频教程和1000PDF教程请到秉火论坛下载:www.firebbs.cn

野火视频教程优酷观看网址:http://i.youku.com/firege

 

 

本章参考资料:《STM32F4xx 中文参考手册2》、《STM32F4xx规格书》、库帮助文档《stm32f4xx_dsp_stdperiph_lib_um.chm》。

关于SDRAM存储器,请参考前面的"常用存储器介绍"章节,实验中SDRAM芯片的具体参数,请参考其规格书《IS42-45S16400J》来了解。

26.1 SDRAM控制原理

STM32控制器芯片内部有一定大小的SRAMFLASH作为内存和程序存储空间,但当程序较大,内存和程序空间不足时,就需要在STM32芯片的外部扩展存储器了。

STM32F429系列芯片扩展内存时可以选择SRAMSDRAM,由于SDRAM的"容量/价格"比较高,即使用SDRAM要比SRAM要划算得多。我们以SDRAM为例讲解如何为STM32扩展内存。

STM32芯片扩展内存与给PC扩展内存的原理是一样的,只是PC上一般以内存条的形式扩展,内存条实质是由多个内存颗粒(SDRAM芯片)组成的通用标准模块,而STM32直接与SDRAM芯片连接。见图 262,这是一种型号为IS42-45S16400JSDRAM芯片内部结构框图,以它为模型进行学习。

261 SDRAM芯片外观

262 一种SDRAM芯片的内部结构框图

26.1.1 SDRAM信号线

262虚线框外引出的是SDRAM芯片的控制引脚,其说明见表 261

261 SDRAM控制引脚说明

信号线

类型

说明

CLK

I

同步时钟信号,所有输入信号都在CLK为上升沿的时候被采集

CKE

I

时钟使能信号,禁止时钟信号时SDRAM会启动自刷新操作

CS#

I

片选信号,低电平有效

CAS#

I

列地址选通,为低电平时地址线表示的是列地址

RAS#

I

行地址选通,为低电平时地址线表示的是行地址

WE#

I

写入使能,低电平有效

DQM[0:1]

I

数据输入/输出掩码信号,表示DQ信号线的有效部分

BA[0:1]

I

Bank地址输入,选择要控制的Bank

A[0:11]

I

地址输入

DQ[0:15]

I/O

数据输入输出信号

除了时钟、地址和数据线,控制SDRAM还需要很多信号配合,它们具体作用在描述时序图时进行讲解。

26.1.2 控制逻辑

SDRAM内部的"控制逻辑"指挥着整个系统的运行,外部可通过CSWECASRAS以及地址线来向控制逻辑输入命令,命令经过"命令器译码器"译码,并将控制参数保存到"模式寄存器中",控制逻辑依此运行。

26.1.3 地址控制

SDRAM包含有"A"以及"BA"两类地址线,A类地址线是行(Row)与列(Column)共用的地址总线,BA地址线是独立的用于指定SDRAM内部存储阵列号(Bank)。在命令模式下,A类地址线还用于某些命令输入参数。

26.1.4 SDRAM的存储阵列

要了解SDRAM的储存单元寻址以及"A"、"BA"线的具体运用,需要先熟悉它内部存储阵列的结构,见图 263

263 SDRAM存储阵列模型

SDRAM内部包含的存储阵列,可以把它理解成一张表格,数据就填在这张表格上。和表格查找一样,指定一个行地址和列地址,就可以精确地找到目标单元格,这是SDRAM芯片寻址的基本原理。这样的每个单元格被称为存储单元,而这样的表则被称为存储阵列(Bank),目前设计的SDRAM芯片基本上内部都包含有4个这样的Bank,寻址时指定Bank号以及行地址,然后再指定列地址即可寻找到目标存储单元。SDRAM内部具有多个Bank时的结构见图 264

264 SDRAM内有多个Bank时的结构图

SDRAM芯片向外部提供有独立的BA类地址线用于Bank寻址,而行与列则共用A类地址线。

262标号„中表示的就是它内部的存储阵列结构,通讯时当RAS线为低电平,则"行地址选通器"被选通,地址线A[11:0]表示的地址会被输入到"行地址译码及锁存器"中,作为存储阵列中选定的行地址,同时地址线BA[1:0]表示的Bank也被锁存,选中了要操作的Bank号;接着控制CAS线为低电平,"列地址选通器"被选通,地址线A[11:0]表示的地址会被锁存到"列地址译码器"中作为列地址,完成寻址过程。

26.1.5 数据输入输出

若是写SDRAM内容,寻址完成后,DQ[15:0]线表示的数据经过图 262标号…中的输入数据寄存器,然后传输到存储器阵列中,数据被保存;数据输出过程相反。

本型号的SDRAM存储阵列的"数据宽度"是16(即数据线的数量),在与SDRAM进行数据通讯时,16位的数据是同步传输的,但实际应用中我们可能会以8位、16位的宽度存取数据,也就是说16位的数据线并不是所有时候都同时使用的,而且在传输低宽度数据的时候,我们不希望其它数据线表示的数据被录入。如传输8位数据的时候,我们只需要DQ[7:0]表示的数据,而DQ[15:8]数据线表示的数据必须忽略,否则会修改非目标存储空间的内容。所以数据输入输出时,还会使用DQM[1:0]线来配合,每根DQM线对应8位数据,如"DQM0(LDQM)"为低电平,"DQM1(HDQM)"为高电平时,数据线DQ[7:0]表示的数据有效,而DQ[15:8]表示的数据无效。

26.1.6 SDRAM的命令

控制SDRAM需要用到一系列的命令,见表 262。各种信号线状态组合产生不同的控制命令。

262 SDRAM命令表

命令名

CS#

RAS#

CAS#

WE#

DQM

ADDR

DQ

COMMAND INHIBIT

H

X

X

X

X

X

X

NO OPERATION

L

H

H

H

X

X

X

ACTIVE

L

L

H

H

X

Bank/row

X

READ

L

H

L

H

L/H

Bank/col

X

WRITE

L

H

L

L

L/H

Bank/col

Valid

PRECHARGE

L

L

H

L

X

Code

X

AUTO REFRESH or SELF REFRESH

L

L

L

H

X

X

X

LOAD MODE REGISTER

L

L

L

L

X

Op-code

X

BURST TERMINATE

L

H

H

L

X

X

active

表中的H表示高电平,L表示低电平,X表示任意电平,High-Z表示高阻态。

1.    命令禁止

只要CS引脚为高电平,即表示"命令禁止"(COMMAND INHBIT),它用于禁止SDRAM执行新的命令,但它不能停止当前正在执行的命令。

2.    空操作

"空操作"(NO OPERATION),"命令禁止"的反操作,用于选中SDRAM,以便接下来发送命令。

3.    行有效

进行存储单元寻址时,需要先选中要访问的Bank和行,使它处于激活状态。该操作通过"行有效"(ACTIVE)命令实现,见图 265,发送行有效命令时,RAS线为低电平,同时通过BA线以及A线发送Bank地址和行地址。

265 行有效命令时序图

4.    列读写

行地址通过"行有效"命令确定后,就要对列地址进行寻址了。"读命令"(READ)和"写命令"(WRITE)的时序很相似,见图 266,通过共用的地址线A发送列地址,同时使用WE引脚表示读/写方向,WE为低电平时表示写,高电平时表示读。数据读写时,使用DQM线表示有效的DQ数据线。

266 读取命令时序

本型号的SDRAM芯片表示列地址时仅使用A[7:0]线,而A10线用于控制是否"自动预充电",该线为高电平时使能,低电平时关闭。

5.    预充电

 SDRAM 的寻址具有独占性,所以在进行完读写操作后,如果要对同一个Bank 的另一行进行寻址,就要将原来有效(ACTIVE)的行关闭,重新发送行/列地址。Bank 关闭当前工作行,准备打开新行的操作就是预充电(Precharge)。

预充电可以通过独立的命令控制,也可以在每次发送读写命令的同时使用"A10"线控制自动进行预充电。实际上,预充电是一种对工作行中所有存储阵列进行数据重写,并对行地址进行复位,以准备新行的工作。

独立的预充电命令时序见图 267。该命令配合使用A10线控制,若A10为高电平时,所有Bank都预充电;A10为低电平时,使用BA线选择要预充电的Bank

267 PRECHARGE命令时序

6.    刷新

SDRAM要不断进行刷新(Refresh)才能保留住数据,因此它是 DRAM 最重要的操作。刷新操作与预充电中重写的操作本质是一样的。

但因为预充电是对一个或所有Bank 中的工作行操作,并且不定期,而刷新则是有固定的周期,依次对所有行进行操作,以保证那些久久没被访问的存储单元数据正确。

刷新操作分为两种:"自动刷新"(Auto Refresh)与"自我刷新"(Self Refresh),发送命令后CKE时钟为有效时(低电平),使用自动刷新操作,否则使用自我刷新操作。不论是何种刷新方式,都不需要外部提供行地址信息,因为这是一个内部的自动操作。

对于"自动刷新", SDRAM 内部有一个行地址生成器(也称刷新计数器)用来自动地依次生成行地址,每收到一次命令刷新一行。在刷新过程中,所有Bank都停止工作,而每次刷新所占用的时间为N个时钟周期(SDRAM型号而定,通常为N=9),刷新结束之后才可进入正常的工作状态,也就是说在这N个时钟期间内,所有工作指令只能等待而无法执行。一次次地按行刷新,刷新完所有行后,将再次对第一行重新进行刷新操作,这个对同一行刷新操作的时间间隔,称为SDRAM的刷新周期,通常为64ms。显然刷新会对SDRAM的性能造成影响,但这是它的DRAM的特性决定的,也是DRAM相对于SRAM取得成本优势的同时所付出的代价。

"自我刷新"则主要用于休眠模式低功耗状态下的数据保存,也就是说即使外部控制器不工作了,SDRAM都能自己确保数据正常。在发出"自我刷新"命令后,将 CKE 置于无效状态(低电平),就进入自我刷新模式,此时不再依靠外部时钟工作,而是根据SDRAM内部的时钟进行刷新操作。在自我刷新期间除了 CKE 之外的所有外部信号都是无效的,只有重新使 CKE 有效才能退出自我刷新模式并进入正常操作状态。

7.    加载模式寄存器

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值