嵌入式数字电路中的各种逻辑电平

本文介绍了嵌入式系统中常见的逻辑电平,如TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVDS等,包括各自的工作电压、电平标准及注意事项。强调了高速数据传输中差分信号的优势,如LVDS的低电压、高速度、低功耗和低噪声特点。同时,探讨了各种逻辑电平之间的比较和互连转换策略,强调了匹配和电阻网络设计的重要性。
摘要由CSDN通过智能技术生成

在通用的电子器件设备中,TTL和CMOS电路的应用非常广泛。但是面对现在系统日益复杂,传输的数据量越来越大,实时性要求越来越高,传输距离越来越长的发展趋势,掌握高速数据传输的逻辑电平知识和设计能力就显得更加迫切了。 5V TTL和5V CMOS逻辑电平是通用的逻辑电平。3.3V及以下的逻辑电平被称为低电压逻辑电平,常用的为LVTTL电平。低电压的逻辑电平还有2.5V和1.8V两种。ECL/PECL和LVDS是差分输入输出。RS-422/485和RS-232是串口的接口标准,RS-422/485是差分输入。

一、常见的逻辑电平

现在常用电平标准有:TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度比较高的LVDS、GTL、PGTL、CML、HSTL、SSTL等。下面简单介绍一下各自的供电电源、电平标准以及使用注意事项。 

1、TTL:Transistor-Transistor Logic 三极管结构。 

Vcc:5V;

VOH>=2.4V;VOL<=0.5V;

VIH>=2V;VIL<=0.8V。 

因为2.4V与5V之间还有很大空闲,对改善噪声容限并没什么好处,又会白白增大系统功耗,还会影响速度。所以后来就把一部分“砍”掉了。也就是后面的LVTTL。 


2、LVTTL又分3.3V、2.5V以及更低电压的LVTTL(Low Voltage TTL)。
  3.3V LVTTL:
    Vcc:3.3V;

VOH>=2.4V;VOL<=0.4V;

VIH>=2V;VIL<=0.8V。
  2.5V LVTTL:
Vcc:2.5V;

VOH>=2.0V;VOL<=0.2V;

VIH>=1.7V;VIL<=0.7V。
更低的LVTTL不常用。多用在处理器等高速芯片,使用时查看芯片手册就OK了。 

TTL使用注意:TTL电平一般过冲都会比较严重,可能在始端串22欧或33欧电阻;TTL电平输入脚悬空时是内部认为是高电平。要下拉的话应用1k以下电阻下拉。TTL输出不能驱动CMOS输入。

3、CMOS:Complementary Metal Oxide Semiconductor         PMOS+NMOS。
Vcc:5V;VOH>=4.45V;VOL<=0.5V;VIH>=3.5V;VIL<=1.5V。
相对TTL有了更大的噪声容限,输入阻抗远大于TTL输入阻抗。对应3.3V LVTTL,出现了LVCMOS,可以与3.3V的LVTTL直接相互驱动。
3.3V LVCMOS:
Vcc:3.3V;

VOH>=3.2V;VOL<=0.1V;

VIH>=2.0V;VIL<=0.7V。
<

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值