系列实验目录
传送门
实验一 - logisim实验8位可控加减法电路-Educoder
实验二 - logisim实验原码一位乘法器-Educoder
实验三 - logism实验MIPS运算器(ALU)设计(内含4位先行进位74182、四位快速加法器、32位快速加法器)-Educoder
实验四 - logisim实验汉字字库存储芯片扩展-Educoder
实验五 - logisim实验寄存器文件设计-Educoder
实验六 - logisim实验MIPS RAM设计-Educoder
实验七 - logisim实验4路组相连cache设计-Educoder
实验八 - logisim实验单周期MIPS CPU设计-Educoder
实验九 - logisim实验微程序地址转移逻辑设计-Educoer
实验十 - logisim实验MIPS微程序CPU设计-Educoder
实验十一 - logisim实验硬布线控制器状态机设计-Educoder
实验十二 - logism实验多周期MIPS硬布线控制器CPU设计(排序程序)-Educoder
目录
一、4位先行进位74182设计
一位二进制全加器原理:
设二进制加法器第i位为Ai,Bi,输出为Si,进位输入为Ci ,进位输出为Ci+1,则:
设
G i = A i ∗ B i {G_i} = {A_i}*{B_i} Gi=Ai∗